SlideShare uma empresa Scribd logo
Back up 
Lógico: 
1. Criação: RTRIEV 
PR ≫≫ renomeia PExxxx 
OR ≫≫ renomeia LLxxxx 
2. Aplicação: STPROJ:; 
Formato MIS: 
1. Criação: GEBUMI:; 
· LMxxxx 
· Cria um novo arquivo ‘Journal’ zerado 
OBS: todo comando é executado na RAM e também copiado na 
FEPROM (no arquivo Journal) 
2. Aplicação: STCOLD:; ou desliga/liga energia elétrica. 
Obs: Caso não haja um arquivo LM são carregados os arquivos PE/LL 
mais atuais.
Utilização do FTP para gerenciamento dos arquivos na FEPROM: 
1. Criação de um usuário: 
DIIPUS - display 
CHIPUS:0; (0=FTP) 
Usuário 
Senha 
2. Leitura do endereço IP da CPU (shelf 11 - slot 18) 
DITCPC: 11,18; 
3. Alteração da classe de Autoridade do terminal VDU01(default) 
Leitura: DIAUPR 
1,2,……8,10,11,…14 
Introdução do nível de autoridade 9 
CHSEAU: 9,1; (1=permitir 0=proibir) 
CHDEAU:VDU01,9,1; 
Leitura: DIAUPR 
1,2,……8,9,10,11,…14 
Senha padrão para degradação (level 2): RISKY 
Senha padrão para degradação (level 1): SYSTEM 
PROJETO DE PLACA 
DIBRDS- LER 
ASBRDS- PROJETAR (pag. 363)
DEBRDS- REMOVER 
SETINS na placa e nos circuitos pertencentes à placa. 
ASSOCIAR UM DNR(número do ramal) AO CIRCUITO DE RAMAL 
11,1,0 DNR 3000 
11,1,1 DNR 3001 
……. 
11,1,8 DNR 3008 
…….. 
CH (associa um parâmetro A com um parâmetro B) 
CHDNRC:3000,11,1,0; 
VISUALIZAR; 
Tenho o DNR quer o circuito 
DIDNRC 
Tenho o circuito quer o DNR 
DICDNR
Rotas 
Projeto: 
DTU 
Destinação: 14 Destinação: 13 
CHDSTC: CHDSTC: 
QSIG 
Árvore: 0 
‘0’ Dest:12 
‘*0’ Dest:14 
Árvore Entrada: 24 
‘2’ Internal Nbr 
Tabel de Rotas: 14 
DTU 
DNRs 
3202 
3204 
3103 
3104 
5555 
SOPHO SPO 
Árvore: 0 
‘0’ Dest:11 
*2’ Dest:13 
Árvore Saída: 14 
‘3’ External Nbr 
‘5 External Nbr. 
Árvore Saída: 13 
‘2’ External Nbr 
DNRs 
2202 
2204 
2103 
2104 
Árvore Entrada: 22 
‘3’ Internal Nbr 
Rota: 14 
Bundle: 14 
Tabel de Rotas: 13 
Rota: 13 
Bundle: 13 
linhas: 17….26 26…….17 17…….26 
DTU DTU 
Comandos: 
ROTA: 
CHROTA 
CRROUT 
CHRTCG/CHRTCI/CHRTCO 
Comandos: 
BUNDLE: 
ASLINE 
ASBNDL 
CHBNDC 
ASINTN: 
ASEXTN: 
ASBLCK: ASBLCK: 
SOPHO BSB 
ASEXTN: 
ASINTN:

Mais conteúdo relacionado

Semelhante a Resumo comandos is3050

MIPS Pipeline
MIPS Pipeline MIPS Pipeline
MIPS Pipeline
Diego Streck
 
Desenvolvimento com o ATmega8
Desenvolvimento com o ATmega8Desenvolvimento com o ATmega8
Desenvolvimento com o ATmega8
elliando dias
 
Pic aula1
Pic   aula1Pic   aula1
Pic aula1
profwtelles
 
Comunidades Virtuais
Comunidades VirtuaisComunidades Virtuais
Comunidades Virtuais
Thiaguim Oliveira
 
Apostila para aprender sobre CPUs e tudo mais
Apostila para aprender sobre CPUs e tudo maisApostila para aprender sobre CPUs e tudo mais
Apostila para aprender sobre CPUs e tudo mais
Gilberto Mota
 
Virtualização de Banco de Dados por Bruno Domingues
Virtualização de Banco de Dados por Bruno DominguesVirtualização de Banco de Dados por Bruno Domingues
Virtualização de Banco de Dados por Bruno Domingues
Joao Galdino Mello de Souza
 
Aula 15 processadores
Aula 15 processadoresAula 15 processadores
Aula 15 processadores
Alexandrino Sitoe
 
Workshop Microchip Curiosity Board
Workshop Microchip Curiosity BoardWorkshop Microchip Curiosity Board
Workshop Microchip Curiosity Board
Fabio Souza
 
Pro2 07p
Pro2 07pPro2 07p
Pro2 07p
confidencial
 
Ic 725 - portugues
Ic 725 - portuguesIc 725 - portugues
Ic 725 - portugues
rambo03
 
Hbs ds 09012_2_gb_dimm_hb2du002gee8fmb08_rev01_elpida1
Hbs ds 09012_2_gb_dimm_hb2du002gee8fmb08_rev01_elpida1Hbs ds 09012_2_gb_dimm_hb2du002gee8fmb08_rev01_elpida1
Hbs ds 09012_2_gb_dimm_hb2du002gee8fmb08_rev01_elpida1
Nivaldo Moura
 
Hbs ds 09012_2_gb_dimm_hb2du002gee8fmb08_rev01_elpida1
Hbs ds 09012_2_gb_dimm_hb2du002gee8fmb08_rev01_elpida1Hbs ds 09012_2_gb_dimm_hb2du002gee8fmb08_rev01_elpida1
Hbs ds 09012_2_gb_dimm_hb2du002gee8fmb08_rev01_elpida1
Nivaldo Moura
 
Aula 1 - Assembly - 8051
Aula 1 - Assembly - 8051Aula 1 - Assembly - 8051
Aula 1 - Assembly - 8051
Thiago Oliveira
 
Introdução ao SystemTap - João Avelino Bellomo Filho - Tchelinux Caxias 2018
Introdução ao SystemTap - João Avelino Bellomo Filho - Tchelinux Caxias 2018Introdução ao SystemTap - João Avelino Bellomo Filho - Tchelinux Caxias 2018
Introdução ao SystemTap - João Avelino Bellomo Filho - Tchelinux Caxias 2018
Tchelinux
 
Desenvolvimento de drivers para sistemas embarcados
Desenvolvimento de drivers para sistemas embarcadosDesenvolvimento de drivers para sistemas embarcados
Desenvolvimento de drivers para sistemas embarcados
Rodrigo Almeida
 
1os passoscisco
1os passoscisco1os passoscisco
1os passoscisco
nogueira
 
[7/9] Sistemas embarcados de alto desempenho para tratamento e processamento ...
[7/9] Sistemas embarcados de alto desempenho para tratamento e processamento ...[7/9] Sistemas embarcados de alto desempenho para tratamento e processamento ...
[7/9] Sistemas embarcados de alto desempenho para tratamento e processamento ...
Marcelo Barros de Almeida
 
Senhas Equipamentos
Senhas EquipamentosSenhas Equipamentos
Senhas Equipamentos
Fxx
 
Oficina Arduino - Jornada de Tecnologia 2014 (E-poti) - Part II
Oficina Arduino - Jornada de Tecnologia 2014 (E-poti) - Part IIOficina Arduino - Jornada de Tecnologia 2014 (E-poti) - Part II
Oficina Arduino - Jornada de Tecnologia 2014 (E-poti) - Part II
Carlos Carvalho
 
Oficina Arduino
Oficina ArduinoOficina Arduino
Oficina Arduino
Cícero Rocha
 

Semelhante a Resumo comandos is3050 (20)

MIPS Pipeline
MIPS Pipeline MIPS Pipeline
MIPS Pipeline
 
Desenvolvimento com o ATmega8
Desenvolvimento com o ATmega8Desenvolvimento com o ATmega8
Desenvolvimento com o ATmega8
 
Pic aula1
Pic   aula1Pic   aula1
Pic aula1
 
Comunidades Virtuais
Comunidades VirtuaisComunidades Virtuais
Comunidades Virtuais
 
Apostila para aprender sobre CPUs e tudo mais
Apostila para aprender sobre CPUs e tudo maisApostila para aprender sobre CPUs e tudo mais
Apostila para aprender sobre CPUs e tudo mais
 
Virtualização de Banco de Dados por Bruno Domingues
Virtualização de Banco de Dados por Bruno DominguesVirtualização de Banco de Dados por Bruno Domingues
Virtualização de Banco de Dados por Bruno Domingues
 
Aula 15 processadores
Aula 15 processadoresAula 15 processadores
Aula 15 processadores
 
Workshop Microchip Curiosity Board
Workshop Microchip Curiosity BoardWorkshop Microchip Curiosity Board
Workshop Microchip Curiosity Board
 
Pro2 07p
Pro2 07pPro2 07p
Pro2 07p
 
Ic 725 - portugues
Ic 725 - portuguesIc 725 - portugues
Ic 725 - portugues
 
Hbs ds 09012_2_gb_dimm_hb2du002gee8fmb08_rev01_elpida1
Hbs ds 09012_2_gb_dimm_hb2du002gee8fmb08_rev01_elpida1Hbs ds 09012_2_gb_dimm_hb2du002gee8fmb08_rev01_elpida1
Hbs ds 09012_2_gb_dimm_hb2du002gee8fmb08_rev01_elpida1
 
Hbs ds 09012_2_gb_dimm_hb2du002gee8fmb08_rev01_elpida1
Hbs ds 09012_2_gb_dimm_hb2du002gee8fmb08_rev01_elpida1Hbs ds 09012_2_gb_dimm_hb2du002gee8fmb08_rev01_elpida1
Hbs ds 09012_2_gb_dimm_hb2du002gee8fmb08_rev01_elpida1
 
Aula 1 - Assembly - 8051
Aula 1 - Assembly - 8051Aula 1 - Assembly - 8051
Aula 1 - Assembly - 8051
 
Introdução ao SystemTap - João Avelino Bellomo Filho - Tchelinux Caxias 2018
Introdução ao SystemTap - João Avelino Bellomo Filho - Tchelinux Caxias 2018Introdução ao SystemTap - João Avelino Bellomo Filho - Tchelinux Caxias 2018
Introdução ao SystemTap - João Avelino Bellomo Filho - Tchelinux Caxias 2018
 
Desenvolvimento de drivers para sistemas embarcados
Desenvolvimento de drivers para sistemas embarcadosDesenvolvimento de drivers para sistemas embarcados
Desenvolvimento de drivers para sistemas embarcados
 
1os passoscisco
1os passoscisco1os passoscisco
1os passoscisco
 
[7/9] Sistemas embarcados de alto desempenho para tratamento e processamento ...
[7/9] Sistemas embarcados de alto desempenho para tratamento e processamento ...[7/9] Sistemas embarcados de alto desempenho para tratamento e processamento ...
[7/9] Sistemas embarcados de alto desempenho para tratamento e processamento ...
 
Senhas Equipamentos
Senhas EquipamentosSenhas Equipamentos
Senhas Equipamentos
 
Oficina Arduino - Jornada de Tecnologia 2014 (E-poti) - Part II
Oficina Arduino - Jornada de Tecnologia 2014 (E-poti) - Part IIOficina Arduino - Jornada de Tecnologia 2014 (E-poti) - Part II
Oficina Arduino - Jornada de Tecnologia 2014 (E-poti) - Part II
 
Oficina Arduino
Oficina ArduinoOficina Arduino
Oficina Arduino
 

Mais de zeu1507

Theven iaula9ce
Theven iaula9ceTheven iaula9ce
Theven iaula9ce
zeu1507
 
Potência em circuitos trifásicos
Potência em circuitos trifásicosPotência em circuitos trifásicos
Potência em circuitos trifásicos
zeu1507
 
Manual controller 01_11
Manual controller 01_11Manual controller 01_11
Manual controller 01_11
zeu1507
 
Capitulo 16
Capitulo 16Capitulo 16
Capitulo 16
zeu1507
 
Capitulo 15
Capitulo 15Capitulo 15
Capitulo 15
zeu1507
 
Capitulo 14
Capitulo 14Capitulo 14
Capitulo 14
zeu1507
 
Capitulo 13
Capitulo 13Capitulo 13
Capitulo 13
zeu1507
 
Capitulo 12
Capitulo 12Capitulo 12
Capitulo 12
zeu1507
 
Capitulo 11
Capitulo 11Capitulo 11
Capitulo 11
zeu1507
 
Capitulo 10
Capitulo 10Capitulo 10
Capitulo 10
zeu1507
 
Capitulo 09
Capitulo 09Capitulo 09
Capitulo 09
zeu1507
 
Capitulo 08
Capitulo 08Capitulo 08
Capitulo 08
zeu1507
 
Capitulo 07
Capitulo 07Capitulo 07
Capitulo 07
zeu1507
 
Capitulo 06
Capitulo 06Capitulo 06
Capitulo 06
zeu1507
 
Capitulo 05
Capitulo 05Capitulo 05
Capitulo 05
zeu1507
 
Capitulo 04
Capitulo 04Capitulo 04
Capitulo 04
zeu1507
 
Capitulo 03
Capitulo 03Capitulo 03
Capitulo 03
zeu1507
 
Capitulo 02
Capitulo 02Capitulo 02
Capitulo 02
zeu1507
 
Capitulo 01
Capitulo 01Capitulo 01
Capitulo 01
zeu1507
 
Apêndice
ApêndiceApêndice
Apêndice
zeu1507
 

Mais de zeu1507 (20)

Theven iaula9ce
Theven iaula9ceTheven iaula9ce
Theven iaula9ce
 
Potência em circuitos trifásicos
Potência em circuitos trifásicosPotência em circuitos trifásicos
Potência em circuitos trifásicos
 
Manual controller 01_11
Manual controller 01_11Manual controller 01_11
Manual controller 01_11
 
Capitulo 16
Capitulo 16Capitulo 16
Capitulo 16
 
Capitulo 15
Capitulo 15Capitulo 15
Capitulo 15
 
Capitulo 14
Capitulo 14Capitulo 14
Capitulo 14
 
Capitulo 13
Capitulo 13Capitulo 13
Capitulo 13
 
Capitulo 12
Capitulo 12Capitulo 12
Capitulo 12
 
Capitulo 11
Capitulo 11Capitulo 11
Capitulo 11
 
Capitulo 10
Capitulo 10Capitulo 10
Capitulo 10
 
Capitulo 09
Capitulo 09Capitulo 09
Capitulo 09
 
Capitulo 08
Capitulo 08Capitulo 08
Capitulo 08
 
Capitulo 07
Capitulo 07Capitulo 07
Capitulo 07
 
Capitulo 06
Capitulo 06Capitulo 06
Capitulo 06
 
Capitulo 05
Capitulo 05Capitulo 05
Capitulo 05
 
Capitulo 04
Capitulo 04Capitulo 04
Capitulo 04
 
Capitulo 03
Capitulo 03Capitulo 03
Capitulo 03
 
Capitulo 02
Capitulo 02Capitulo 02
Capitulo 02
 
Capitulo 01
Capitulo 01Capitulo 01
Capitulo 01
 
Apêndice
ApêndiceApêndice
Apêndice
 

Resumo comandos is3050

  • 1. Back up Lógico: 1. Criação: RTRIEV PR ≫≫ renomeia PExxxx OR ≫≫ renomeia LLxxxx 2. Aplicação: STPROJ:; Formato MIS: 1. Criação: GEBUMI:; · LMxxxx · Cria um novo arquivo ‘Journal’ zerado OBS: todo comando é executado na RAM e também copiado na FEPROM (no arquivo Journal) 2. Aplicação: STCOLD:; ou desliga/liga energia elétrica. Obs: Caso não haja um arquivo LM são carregados os arquivos PE/LL mais atuais.
  • 2. Utilização do FTP para gerenciamento dos arquivos na FEPROM: 1. Criação de um usuário: DIIPUS - display CHIPUS:0; (0=FTP) Usuário Senha 2. Leitura do endereço IP da CPU (shelf 11 - slot 18) DITCPC: 11,18; 3. Alteração da classe de Autoridade do terminal VDU01(default) Leitura: DIAUPR 1,2,……8,10,11,…14 Introdução do nível de autoridade 9 CHSEAU: 9,1; (1=permitir 0=proibir) CHDEAU:VDU01,9,1; Leitura: DIAUPR 1,2,……8,9,10,11,…14 Senha padrão para degradação (level 2): RISKY Senha padrão para degradação (level 1): SYSTEM PROJETO DE PLACA DIBRDS- LER ASBRDS- PROJETAR (pag. 363)
  • 3. DEBRDS- REMOVER SETINS na placa e nos circuitos pertencentes à placa. ASSOCIAR UM DNR(número do ramal) AO CIRCUITO DE RAMAL 11,1,0 DNR 3000 11,1,1 DNR 3001 ……. 11,1,8 DNR 3008 …….. CH (associa um parâmetro A com um parâmetro B) CHDNRC:3000,11,1,0; VISUALIZAR; Tenho o DNR quer o circuito DIDNRC Tenho o circuito quer o DNR DICDNR
  • 4. Rotas Projeto: DTU Destinação: 14 Destinação: 13 CHDSTC: CHDSTC: QSIG Árvore: 0 ‘0’ Dest:12 ‘*0’ Dest:14 Árvore Entrada: 24 ‘2’ Internal Nbr Tabel de Rotas: 14 DTU DNRs 3202 3204 3103 3104 5555 SOPHO SPO Árvore: 0 ‘0’ Dest:11 *2’ Dest:13 Árvore Saída: 14 ‘3’ External Nbr ‘5 External Nbr. Árvore Saída: 13 ‘2’ External Nbr DNRs 2202 2204 2103 2104 Árvore Entrada: 22 ‘3’ Internal Nbr Rota: 14 Bundle: 14 Tabel de Rotas: 13 Rota: 13 Bundle: 13 linhas: 17….26 26…….17 17…….26 DTU DTU Comandos: ROTA: CHROTA CRROUT CHRTCG/CHRTCI/CHRTCO Comandos: BUNDLE: ASLINE ASBNDL CHBNDC ASINTN: ASEXTN: ASBLCK: ASBLCK: SOPHO BSB ASEXTN: ASINTN: