SlideShare uma empresa Scribd logo
1 de 16
La memoria principal o RAM (Random Access Memory,
Memoria de Acceso Aleatorio) es donde el computador
guarda los datos que está utilizando en el momento
presente. El almacenamiento es considerado temporal
por que los datos y programas permanecen en ella
mientras que la computadora este encendida o no sea
reiniciada.
Se le llama RAM por que es posible acceder a cualquier
ubicación de ella aleatoria y rápidamente
 SDR SDRAM
 DDR SDRAM
 DDR2 SDRAM
 DDR3 SDRAM
 RDRAM (Rambus DRAM)
 SIMM
 DIMM
Memoria síncrona, con tiempos de acceso de entre 25 y
10 ns y que se presentan en módulos DIMM de 168
contactos. Fue utilizada en los Pentium II y en los
Pentium III , así como en los AMD K6, AMD Athlon K7 y
Duron. Está muy extendida la creencia de que se
llama SDRAM a secas, y que la denominación SDR
SDRAM es para diferenciarla de la memoria DDR, pero
no es así, simplemente se extendió muy rápido la
denominación incorrecta. El nombre correcto es SDR
SDRAM ya que ambas (tanto la SDR como la DDR) son
memorias síncronas dinámicas. Los tipos disponibles
son:
 PC100: SDR SDRAM, funciona a un máx de 100 MHz.
 PC133: SDR SDRAM, funciona a un máx de 133 MHz.
Memoria síncrona, envía los datos dos veces
por cada ciclo de reloj. De este modo trabaja
al doble de velocidad del bus del sistema, sin
necesidad de aumentar la frecuencia de
reloj. Se presenta en módulos DIMM de 184
contactos. Los tipos disponibles son:
 PC2100 o DDR 266: funciona a un máx de 133
MHz.
 PC2700 o DDR 333: funciona a un máx de 166
MHz.
 PC3200 o DDR 400: funciona a un máx de 200
MHz.
Las memorias DDR 2 son una mejora de las memorias
DDR (Double Data Rate), que permiten que los búferes
de entrada/salida trabajen al doble de la frecuencia del
núcleo, permitiendo que durante cada ciclo de reloj se
realicen cuatro transferencias. Se presentan en módulos
DIMM de 240 contactos. Los tipos disponibles son:
 PC2-4200 o DDR2-533: funciona a un máx de 533 MHz.
 PC2-5300 o DDR2-667: funciona a un máx de 667 MHz.
 PC2-6400 o DDR2-800: funciona a un máx de 800 MHz.
 PC2-8600 o DDR2-1066: funciona a un máx de 1066 MHz.
Las memorias DDR 3 son una mejora de las memorias
DDR 2, proporcionan significantes mejoras en el
rendimiento en niveles de bajo voltaje, lo que lleva
consigo una disminución del gasto global de consumo.
Los módulos DIMM DDR 3 tienen 240 pines, el mismo
número que DDR 2; sin embargo, los DIMMs son
físicamente incompatibles, debido a una ubicación
diferente de la muesca. Los tipos disponibles son:
 PC3-8600 o DDR3-1066: funciona a un máx de 1066
MHz
 PC3-10600 o DDR3-1333: funciona a un máx de 1333
MHz
 PC3-12800 o DDR3-1600: funciona a un máx de 1600
MHz
Memoria de gama alta basada en un
protocolo propietario creado por la empresa
Rambus, lo cual obliga a sus compradores a
pagar regalías en concepto de uso. Esto ha
hecho que el mercado se decante por la
tecnología DDR, libre de patentes, excepto
algunos servidores de grandes prestaciones
(Cray) y la consola PlayStation 3. La RDRAM
se presenta en módulos RIMM de 184
contactos
Single In-line Memory Module, con 30 ó 72
contactos. Los de 30 contactos pueden
manejar 8 bits cada vez, por lo que en un
386 ó 486, que tiene un bus de datos de 32
bits, necesitamos usarlos de 4 en 4 módulos
iguales. Miden unos 8,5 cm (30 c.) ó 10,5 cm
(72 c.) y sus zócalos suelen ser de color
blanco.
Los SIMMs de 72 contactos, más modernos,
manejan 32 bits, por lo que se usan de 1 en 1
en los 486; en los Pentium se haría de 2 en 2
módulos (iguales), porque el bus de datos de
los Pentium es el doble de grande (64 bits).
Más alargados (unos 13 cm), con 168 contactos y
en zócalos generalmente negros; llevan dos
muescas para facilitar su correcta colocación.
Pueden manejar 64 bits de una vez, por lo que
pueden usarse de 1 en 1 en los Pentium, K6 y
superiores. Existen para voltaje estándar (5
voltios) o reducido (3.3 V).
Y podríamos añadir los módulos SIP, que eran
parecidos a los SIMM pero con frágiles patitas
soldadas y que no se usan desde hace bastantes
años, o cuando toda o parte de la memoria viene
soldada en la placa (caso de algunos ordenadores
de marca).
 BEDO (Burst-EDO): una evolución de la EDO, que envía ciertos datos
en "ráfagas". Poco extendida, compite en prestaciones con la SDRAM.
 Memorias con paridad: consisten en añadir a cualquiera de los tipos
anteriores un chip que realiza una operación con los datos cuando
entran en el chip y otra cuando salen. Si el resultado ha variado, se
ha producido un error y los datos ya no son fiables.
Dicho así, parece una ventaja; sin embargo, el ordenador sólo avisa
de que el error se ha producido, no lo corrige. Es más, estos errores
son tan improbables que la mayor parte de los chips no los sufren
jamás aunque estén funcionando durante años; por ello, hace años
que todas las memorias se fabrican sin paridad.
 ECC: memoria con corrección de errores. Puede ser de cualquier
tipo, aunque sobre todo EDO-ECC o SDRAM-ECC. Detecta errores de
datos y los corrige; para aplicaciones realmente críticas. Usada en
servidores y mainframes.
 Memorias de Vídeo: para tarjetas gráficas. De menor a mayor
rendimiento, pueden ser: DRAM -> FPM -> EDO -> VRAM -> WRAM ->
SDRAM -> SGRAM
Una memoria caché es una memoria en la
que se almacenas una serie de datos para su
rápido acceso. Existen muchas memorias
caché (de disco, de sistema, incluso de
datos, como es el caso de la caché de
Google), pero en este tutorial nos vamos a
centrar en la caché de los procesadores.
Básicamente, la memoria caché de un
procesador es un tipo de memoria volátil (del
tipo RAM), pero de una gran velocidad.
Esta caché está integrada en el núcleo del
procesador, trabajando a la misma velocidad que
este. La cantidad de memoria caché L1 varía de un
procesador a otro, estando normalmente entra los
64KB y los 256KB. Esta memoria suele a su vez estar
dividida en dos partes dedicadas, una para
instrucciones y otra para datos.
CACHÉ DE 1er NIVEL (L1):
Integrada también en el procesador, aunque
no directamente en el núcleo de este, tiene
las mismas ventajas que la caché L1, aunque
es algo más lenta que esta. La caché L2 suele
ser mayor que la caché L1, pudiendo llegar a
superar los 2MB.
A diferencia de la caché L1, esta no está
dividida, y su utilización está más
encaminada a programas que al sistema.
Es un tipo de memoria caché más lenta que
la L2, muy poco utilizada en la actualidad.
En un principio esta caché estaba
incorporada a la placa base, no al
procesador, y su velocidad de acceso era
bastante más lenta que una caché de nivel 2
o 1, ya que si bien sigue siendo una memoria
de una gran rapidez (muy superior a la RAM,
y mucho más en la época en la que se
utilizaba), depende de la comunicación entre
el procesador y la placa base.
tipos de ram

Mais conteúdo relacionado

Mais procurados (15)

La memoria ram
La memoria ramLa memoria ram
La memoria ram
 
Memoria ram
Memoria ramMemoria ram
Memoria ram
 
Memorias ddr3 y ddr4
Memorias ddr3 y ddr4Memorias ddr3 y ddr4
Memorias ddr3 y ddr4
 
Trabajo ram y voltaje
Trabajo ram y voltajeTrabajo ram y voltaje
Trabajo ram y voltaje
 
Memoria Ram
Memoria RamMemoria Ram
Memoria Ram
 
Memoria Ram
Memoria RamMemoria Ram
Memoria Ram
 
Trabajo de memoria_ram
Trabajo de memoria_ramTrabajo de memoria_ram
Trabajo de memoria_ram
 
Trabajo de memoria_ram
Trabajo de memoria_ramTrabajo de memoria_ram
Trabajo de memoria_ram
 
laS memoriaS
laS memoriaSlaS memoriaS
laS memoriaS
 
Memoria ram y rom modificada
Memoria ram y rom modificadaMemoria ram y rom modificada
Memoria ram y rom modificada
 
6. los slots y ranuras ram
6.  los slots  y ranuras ram6.  los slots  y ranuras ram
6. los slots y ranuras ram
 
Memorias ddr2 y ddr3
Memorias ddr2 y ddr3Memorias ddr2 y ddr3
Memorias ddr2 y ddr3
 
andrea061299
andrea061299andrea061299
andrea061299
 
Memoria ram
Memoria ramMemoria ram
Memoria ram
 
Tarea ram
Tarea ramTarea ram
Tarea ram
 

Destaque (6)

MEMORIA RAM
MEMORIA RAMMEMORIA RAM
MEMORIA RAM
 
Taller cpu
Taller cpuTaller cpu
Taller cpu
 
memorias ram
 memorias  ram memorias  ram
memorias ram
 
Taller cpu
Taller cpuTaller cpu
Taller cpu
 
MEMORIA RAM Y ROM
MEMORIA RAM Y ROMMEMORIA RAM Y ROM
MEMORIA RAM Y ROM
 
Teoria de sistema 1 memoria ram
Teoria de sistema 1 memoria ramTeoria de sistema 1 memoria ram
Teoria de sistema 1 memoria ram
 

Semelhante a tipos de ram (20)

Trabajo de memoria_ram
Trabajo de memoria_ramTrabajo de memoria_ram
Trabajo de memoria_ram
 
Trabajo de memoria_ram
Trabajo de memoria_ramTrabajo de memoria_ram
Trabajo de memoria_ram
 
Hipi terminar
Hipi terminarHipi terminar
Hipi terminar
 
MEMORIA RAM
MEMORIA RAM MEMORIA RAM
MEMORIA RAM
 
La RAM
La RAMLa RAM
La RAM
 
La RAM
La RAMLa RAM
La RAM
 
Introducción
IntroducciónIntroducción
Introducción
 
Introducción
IntroducciónIntroducción
Introducción
 
Memoriaram
MemoriaramMemoriaram
Memoriaram
 
Memoriaram
MemoriaramMemoriaram
Memoriaram
 
Memoria Ram
Memoria Ram Memoria Ram
Memoria Ram
 
Trabajo memorias
Trabajo memoriasTrabajo memorias
Trabajo memorias
 
Trabajo memorias
Trabajo memoriasTrabajo memorias
Trabajo memorias
 
Trabajo memorias
Trabajo memoriasTrabajo memorias
Trabajo memorias
 
Memorias
MemoriasMemorias
Memorias
 
Memoria ram y rom
Memoria ram y romMemoria ram y rom
Memoria ram y rom
 
Memoria ram
Memoria ramMemoria ram
Memoria ram
 
Memoria ram
Memoria ramMemoria ram
Memoria ram
 
Memoria ram
Memoria ramMemoria ram
Memoria ram
 
Trabajo 1! ;)
Trabajo 1! ;)Trabajo 1! ;)
Trabajo 1! ;)
 

Último

ACUERDO MINISTERIAL 078-ORGANISMOS ESCOLARES..pptx
ACUERDO MINISTERIAL 078-ORGANISMOS ESCOLARES..pptxACUERDO MINISTERIAL 078-ORGANISMOS ESCOLARES..pptx
ACUERDO MINISTERIAL 078-ORGANISMOS ESCOLARES..pptxzulyvero07
 
Programacion Anual Matemática4 MPG 2024 Ccesa007.pdf
Programacion Anual Matemática4    MPG 2024  Ccesa007.pdfProgramacion Anual Matemática4    MPG 2024  Ccesa007.pdf
Programacion Anual Matemática4 MPG 2024 Ccesa007.pdfDemetrio Ccesa Rayme
 
LABERINTOS DE DISCIPLINAS DEL PENTATLÓN OLÍMPICO MODERNO. Por JAVIER SOLIS NO...
LABERINTOS DE DISCIPLINAS DEL PENTATLÓN OLÍMPICO MODERNO. Por JAVIER SOLIS NO...LABERINTOS DE DISCIPLINAS DEL PENTATLÓN OLÍMPICO MODERNO. Por JAVIER SOLIS NO...
LABERINTOS DE DISCIPLINAS DEL PENTATLÓN OLÍMPICO MODERNO. Por JAVIER SOLIS NO...JAVIER SOLIS NOYOLA
 
Curso = Metodos Tecnicas y Modelos de Enseñanza.pdf
Curso = Metodos Tecnicas y Modelos de Enseñanza.pdfCurso = Metodos Tecnicas y Modelos de Enseñanza.pdf
Curso = Metodos Tecnicas y Modelos de Enseñanza.pdfFrancisco158360
 
BIOMETANO SÍ, PERO NO ASÍ. LA NUEVA BURBUJA ENERGÉTICA
BIOMETANO SÍ, PERO NO ASÍ. LA NUEVA BURBUJA ENERGÉTICABIOMETANO SÍ, PERO NO ASÍ. LA NUEVA BURBUJA ENERGÉTICA
BIOMETANO SÍ, PERO NO ASÍ. LA NUEVA BURBUJA ENERGÉTICAÁngel Encinas
 
PIAR v 015. 2024 Plan Individual de ajustes razonables
PIAR v 015. 2024 Plan Individual de ajustes razonablesPIAR v 015. 2024 Plan Individual de ajustes razonables
PIAR v 015. 2024 Plan Individual de ajustes razonablesYanirisBarcelDelaHoz
 
Registro Auxiliar - Primaria 2024 (1).pptx
Registro Auxiliar - Primaria  2024 (1).pptxRegistro Auxiliar - Primaria  2024 (1).pptx
Registro Auxiliar - Primaria 2024 (1).pptxFelicitasAsuncionDia
 
Sesión de aprendizaje Planifica Textos argumentativo.docx
Sesión de aprendizaje Planifica Textos argumentativo.docxSesión de aprendizaje Planifica Textos argumentativo.docx
Sesión de aprendizaje Planifica Textos argumentativo.docxMaritzaRetamozoVera
 
Cuaderno de trabajo Matemática 3 tercer grado.pdf
Cuaderno de trabajo Matemática 3 tercer grado.pdfCuaderno de trabajo Matemática 3 tercer grado.pdf
Cuaderno de trabajo Matemática 3 tercer grado.pdfNancyLoaa
 
plan de capacitacion docente AIP 2024 clllll.pdf
plan de capacitacion docente  AIP 2024          clllll.pdfplan de capacitacion docente  AIP 2024          clllll.pdf
plan de capacitacion docente AIP 2024 clllll.pdfenelcielosiempre
 
FORTI-MAYO 2024.pdf.CIENCIA,EDUCACION,CULTURA
FORTI-MAYO 2024.pdf.CIENCIA,EDUCACION,CULTURAFORTI-MAYO 2024.pdf.CIENCIA,EDUCACION,CULTURA
FORTI-MAYO 2024.pdf.CIENCIA,EDUCACION,CULTURAEl Fortí
 
Estrategia de prompts, primeras ideas para su construcción
Estrategia de prompts, primeras ideas para su construcciónEstrategia de prompts, primeras ideas para su construcción
Estrategia de prompts, primeras ideas para su construcciónLourdes Feria
 
MAYO 1 PROYECTO día de la madre el amor más grande
MAYO 1 PROYECTO día de la madre el amor más grandeMAYO 1 PROYECTO día de la madre el amor más grande
MAYO 1 PROYECTO día de la madre el amor más grandeMarjorie Burga
 
ORGANIZACIÓN SOCIAL INCA EN EL TAHUANTINSUYO.pptx
ORGANIZACIÓN SOCIAL INCA EN EL TAHUANTINSUYO.pptxORGANIZACIÓN SOCIAL INCA EN EL TAHUANTINSUYO.pptx
ORGANIZACIÓN SOCIAL INCA EN EL TAHUANTINSUYO.pptxnandoapperscabanilla
 
OCTAVO SEGUNDO PERIODO. EMPRENDIEMIENTO VS
OCTAVO SEGUNDO PERIODO. EMPRENDIEMIENTO VSOCTAVO SEGUNDO PERIODO. EMPRENDIEMIENTO VS
OCTAVO SEGUNDO PERIODO. EMPRENDIEMIENTO VSYadi Campos
 
actividades comprensión lectora para 3° grado
actividades comprensión lectora para 3° gradoactividades comprensión lectora para 3° grado
actividades comprensión lectora para 3° gradoJosDanielEstradaHern
 
proyecto de mayo inicial 5 añitos aprender es bueno para tu niño
proyecto de mayo inicial 5 añitos aprender es bueno para tu niñoproyecto de mayo inicial 5 añitos aprender es bueno para tu niño
proyecto de mayo inicial 5 añitos aprender es bueno para tu niñotapirjackluis
 
origen y desarrollo del ensayo literario
origen y desarrollo del ensayo literarioorigen y desarrollo del ensayo literario
origen y desarrollo del ensayo literarioELIASAURELIOCHAVEZCA1
 

Último (20)

Unidad 3 | Metodología de la Investigación
Unidad 3 | Metodología de la InvestigaciónUnidad 3 | Metodología de la Investigación
Unidad 3 | Metodología de la Investigación
 
ACUERDO MINISTERIAL 078-ORGANISMOS ESCOLARES..pptx
ACUERDO MINISTERIAL 078-ORGANISMOS ESCOLARES..pptxACUERDO MINISTERIAL 078-ORGANISMOS ESCOLARES..pptx
ACUERDO MINISTERIAL 078-ORGANISMOS ESCOLARES..pptx
 
Programacion Anual Matemática4 MPG 2024 Ccesa007.pdf
Programacion Anual Matemática4    MPG 2024  Ccesa007.pdfProgramacion Anual Matemática4    MPG 2024  Ccesa007.pdf
Programacion Anual Matemática4 MPG 2024 Ccesa007.pdf
 
LABERINTOS DE DISCIPLINAS DEL PENTATLÓN OLÍMPICO MODERNO. Por JAVIER SOLIS NO...
LABERINTOS DE DISCIPLINAS DEL PENTATLÓN OLÍMPICO MODERNO. Por JAVIER SOLIS NO...LABERINTOS DE DISCIPLINAS DEL PENTATLÓN OLÍMPICO MODERNO. Por JAVIER SOLIS NO...
LABERINTOS DE DISCIPLINAS DEL PENTATLÓN OLÍMPICO MODERNO. Por JAVIER SOLIS NO...
 
Curso = Metodos Tecnicas y Modelos de Enseñanza.pdf
Curso = Metodos Tecnicas y Modelos de Enseñanza.pdfCurso = Metodos Tecnicas y Modelos de Enseñanza.pdf
Curso = Metodos Tecnicas y Modelos de Enseñanza.pdf
 
BIOMETANO SÍ, PERO NO ASÍ. LA NUEVA BURBUJA ENERGÉTICA
BIOMETANO SÍ, PERO NO ASÍ. LA NUEVA BURBUJA ENERGÉTICABIOMETANO SÍ, PERO NO ASÍ. LA NUEVA BURBUJA ENERGÉTICA
BIOMETANO SÍ, PERO NO ASÍ. LA NUEVA BURBUJA ENERGÉTICA
 
PIAR v 015. 2024 Plan Individual de ajustes razonables
PIAR v 015. 2024 Plan Individual de ajustes razonablesPIAR v 015. 2024 Plan Individual de ajustes razonables
PIAR v 015. 2024 Plan Individual de ajustes razonables
 
Registro Auxiliar - Primaria 2024 (1).pptx
Registro Auxiliar - Primaria  2024 (1).pptxRegistro Auxiliar - Primaria  2024 (1).pptx
Registro Auxiliar - Primaria 2024 (1).pptx
 
Sesión de aprendizaje Planifica Textos argumentativo.docx
Sesión de aprendizaje Planifica Textos argumentativo.docxSesión de aprendizaje Planifica Textos argumentativo.docx
Sesión de aprendizaje Planifica Textos argumentativo.docx
 
Cuaderno de trabajo Matemática 3 tercer grado.pdf
Cuaderno de trabajo Matemática 3 tercer grado.pdfCuaderno de trabajo Matemática 3 tercer grado.pdf
Cuaderno de trabajo Matemática 3 tercer grado.pdf
 
plan de capacitacion docente AIP 2024 clllll.pdf
plan de capacitacion docente  AIP 2024          clllll.pdfplan de capacitacion docente  AIP 2024          clllll.pdf
plan de capacitacion docente AIP 2024 clllll.pdf
 
FORTI-MAYO 2024.pdf.CIENCIA,EDUCACION,CULTURA
FORTI-MAYO 2024.pdf.CIENCIA,EDUCACION,CULTURAFORTI-MAYO 2024.pdf.CIENCIA,EDUCACION,CULTURA
FORTI-MAYO 2024.pdf.CIENCIA,EDUCACION,CULTURA
 
Estrategia de prompts, primeras ideas para su construcción
Estrategia de prompts, primeras ideas para su construcciónEstrategia de prompts, primeras ideas para su construcción
Estrategia de prompts, primeras ideas para su construcción
 
MAYO 1 PROYECTO día de la madre el amor más grande
MAYO 1 PROYECTO día de la madre el amor más grandeMAYO 1 PROYECTO día de la madre el amor más grande
MAYO 1 PROYECTO día de la madre el amor más grande
 
ORGANIZACIÓN SOCIAL INCA EN EL TAHUANTINSUYO.pptx
ORGANIZACIÓN SOCIAL INCA EN EL TAHUANTINSUYO.pptxORGANIZACIÓN SOCIAL INCA EN EL TAHUANTINSUYO.pptx
ORGANIZACIÓN SOCIAL INCA EN EL TAHUANTINSUYO.pptx
 
OCTAVO SEGUNDO PERIODO. EMPRENDIEMIENTO VS
OCTAVO SEGUNDO PERIODO. EMPRENDIEMIENTO VSOCTAVO SEGUNDO PERIODO. EMPRENDIEMIENTO VS
OCTAVO SEGUNDO PERIODO. EMPRENDIEMIENTO VS
 
actividades comprensión lectora para 3° grado
actividades comprensión lectora para 3° gradoactividades comprensión lectora para 3° grado
actividades comprensión lectora para 3° grado
 
proyecto de mayo inicial 5 añitos aprender es bueno para tu niño
proyecto de mayo inicial 5 añitos aprender es bueno para tu niñoproyecto de mayo inicial 5 añitos aprender es bueno para tu niño
proyecto de mayo inicial 5 añitos aprender es bueno para tu niño
 
Medición del Movimiento Online 2024.pptx
Medición del Movimiento Online 2024.pptxMedición del Movimiento Online 2024.pptx
Medición del Movimiento Online 2024.pptx
 
origen y desarrollo del ensayo literario
origen y desarrollo del ensayo literarioorigen y desarrollo del ensayo literario
origen y desarrollo del ensayo literario
 

tipos de ram

  • 1.
  • 2. La memoria principal o RAM (Random Access Memory, Memoria de Acceso Aleatorio) es donde el computador guarda los datos que está utilizando en el momento presente. El almacenamiento es considerado temporal por que los datos y programas permanecen en ella mientras que la computadora este encendida o no sea reiniciada. Se le llama RAM por que es posible acceder a cualquier ubicación de ella aleatoria y rápidamente
  • 3.  SDR SDRAM  DDR SDRAM  DDR2 SDRAM  DDR3 SDRAM  RDRAM (Rambus DRAM)  SIMM  DIMM
  • 4. Memoria síncrona, con tiempos de acceso de entre 25 y 10 ns y que se presentan en módulos DIMM de 168 contactos. Fue utilizada en los Pentium II y en los Pentium III , así como en los AMD K6, AMD Athlon K7 y Duron. Está muy extendida la creencia de que se llama SDRAM a secas, y que la denominación SDR SDRAM es para diferenciarla de la memoria DDR, pero no es así, simplemente se extendió muy rápido la denominación incorrecta. El nombre correcto es SDR SDRAM ya que ambas (tanto la SDR como la DDR) son memorias síncronas dinámicas. Los tipos disponibles son:  PC100: SDR SDRAM, funciona a un máx de 100 MHz.  PC133: SDR SDRAM, funciona a un máx de 133 MHz.
  • 5. Memoria síncrona, envía los datos dos veces por cada ciclo de reloj. De este modo trabaja al doble de velocidad del bus del sistema, sin necesidad de aumentar la frecuencia de reloj. Se presenta en módulos DIMM de 184 contactos. Los tipos disponibles son:  PC2100 o DDR 266: funciona a un máx de 133 MHz.  PC2700 o DDR 333: funciona a un máx de 166 MHz.  PC3200 o DDR 400: funciona a un máx de 200 MHz.
  • 6. Las memorias DDR 2 son una mejora de las memorias DDR (Double Data Rate), que permiten que los búferes de entrada/salida trabajen al doble de la frecuencia del núcleo, permitiendo que durante cada ciclo de reloj se realicen cuatro transferencias. Se presentan en módulos DIMM de 240 contactos. Los tipos disponibles son:  PC2-4200 o DDR2-533: funciona a un máx de 533 MHz.  PC2-5300 o DDR2-667: funciona a un máx de 667 MHz.  PC2-6400 o DDR2-800: funciona a un máx de 800 MHz.  PC2-8600 o DDR2-1066: funciona a un máx de 1066 MHz.
  • 7. Las memorias DDR 3 son una mejora de las memorias DDR 2, proporcionan significantes mejoras en el rendimiento en niveles de bajo voltaje, lo que lleva consigo una disminución del gasto global de consumo. Los módulos DIMM DDR 3 tienen 240 pines, el mismo número que DDR 2; sin embargo, los DIMMs son físicamente incompatibles, debido a una ubicación diferente de la muesca. Los tipos disponibles son:  PC3-8600 o DDR3-1066: funciona a un máx de 1066 MHz  PC3-10600 o DDR3-1333: funciona a un máx de 1333 MHz  PC3-12800 o DDR3-1600: funciona a un máx de 1600 MHz
  • 8. Memoria de gama alta basada en un protocolo propietario creado por la empresa Rambus, lo cual obliga a sus compradores a pagar regalías en concepto de uso. Esto ha hecho que el mercado se decante por la tecnología DDR, libre de patentes, excepto algunos servidores de grandes prestaciones (Cray) y la consola PlayStation 3. La RDRAM se presenta en módulos RIMM de 184 contactos
  • 9. Single In-line Memory Module, con 30 ó 72 contactos. Los de 30 contactos pueden manejar 8 bits cada vez, por lo que en un 386 ó 486, que tiene un bus de datos de 32 bits, necesitamos usarlos de 4 en 4 módulos iguales. Miden unos 8,5 cm (30 c.) ó 10,5 cm (72 c.) y sus zócalos suelen ser de color blanco. Los SIMMs de 72 contactos, más modernos, manejan 32 bits, por lo que se usan de 1 en 1 en los 486; en los Pentium se haría de 2 en 2 módulos (iguales), porque el bus de datos de los Pentium es el doble de grande (64 bits).
  • 10. Más alargados (unos 13 cm), con 168 contactos y en zócalos generalmente negros; llevan dos muescas para facilitar su correcta colocación. Pueden manejar 64 bits de una vez, por lo que pueden usarse de 1 en 1 en los Pentium, K6 y superiores. Existen para voltaje estándar (5 voltios) o reducido (3.3 V). Y podríamos añadir los módulos SIP, que eran parecidos a los SIMM pero con frágiles patitas soldadas y que no se usan desde hace bastantes años, o cuando toda o parte de la memoria viene soldada en la placa (caso de algunos ordenadores de marca).
  • 11.  BEDO (Burst-EDO): una evolución de la EDO, que envía ciertos datos en "ráfagas". Poco extendida, compite en prestaciones con la SDRAM.  Memorias con paridad: consisten en añadir a cualquiera de los tipos anteriores un chip que realiza una operación con los datos cuando entran en el chip y otra cuando salen. Si el resultado ha variado, se ha producido un error y los datos ya no son fiables. Dicho así, parece una ventaja; sin embargo, el ordenador sólo avisa de que el error se ha producido, no lo corrige. Es más, estos errores son tan improbables que la mayor parte de los chips no los sufren jamás aunque estén funcionando durante años; por ello, hace años que todas las memorias se fabrican sin paridad.  ECC: memoria con corrección de errores. Puede ser de cualquier tipo, aunque sobre todo EDO-ECC o SDRAM-ECC. Detecta errores de datos y los corrige; para aplicaciones realmente críticas. Usada en servidores y mainframes.  Memorias de Vídeo: para tarjetas gráficas. De menor a mayor rendimiento, pueden ser: DRAM -> FPM -> EDO -> VRAM -> WRAM -> SDRAM -> SGRAM
  • 12. Una memoria caché es una memoria en la que se almacenas una serie de datos para su rápido acceso. Existen muchas memorias caché (de disco, de sistema, incluso de datos, como es el caso de la caché de Google), pero en este tutorial nos vamos a centrar en la caché de los procesadores. Básicamente, la memoria caché de un procesador es un tipo de memoria volátil (del tipo RAM), pero de una gran velocidad.
  • 13. Esta caché está integrada en el núcleo del procesador, trabajando a la misma velocidad que este. La cantidad de memoria caché L1 varía de un procesador a otro, estando normalmente entra los 64KB y los 256KB. Esta memoria suele a su vez estar dividida en dos partes dedicadas, una para instrucciones y otra para datos. CACHÉ DE 1er NIVEL (L1):
  • 14. Integrada también en el procesador, aunque no directamente en el núcleo de este, tiene las mismas ventajas que la caché L1, aunque es algo más lenta que esta. La caché L2 suele ser mayor que la caché L1, pudiendo llegar a superar los 2MB. A diferencia de la caché L1, esta no está dividida, y su utilización está más encaminada a programas que al sistema.
  • 15. Es un tipo de memoria caché más lenta que la L2, muy poco utilizada en la actualidad. En un principio esta caché estaba incorporada a la placa base, no al procesador, y su velocidad de acceso era bastante más lenta que una caché de nivel 2 o 1, ya que si bien sigue siendo una memoria de una gran rapidez (muy superior a la RAM, y mucho más en la época en la que se utilizaba), depende de la comunicación entre el procesador y la placa base.