SlideShare uma empresa Scribd logo
1 de 12
MEDIO RESTADOR Karen Bibiana Aponte Mateus 066101008 Carlos Alberto Torres Merchán 066101088
Circuitos digitales  Universidad Libre  09 abril del 2011 INGENIERIA DE SISTEMAS
CIRCUITO RESTADOR   La sustracción de dos números binarios puede llevarse a cabo tomando el complemento del sustraendo y agregando al minuendo  Por este método, la operación de sustracción llega a ser una operación de división que requiere sumadores completos para su implementación en máquina.
ES POSIBLE IMPLEMENTAR LA SUSTRACCIÓN CON CIRCUITOS LÓGICOS EN UNA FORMA DIRECTA, COMO SE HACE CON LÁPIZ Y PAPEL. .    Por este método cada bit sustraendo del número se sustrae de su bit minuendo correspondiente significativo para formar un bit de diferencia. Si el bit minuendo es menor que el bit sustraendo se toma 1 de la siguiente posición significativa. El hecho que se ha tomado un 1 debe llevarse al siguiente par más alto de bit mediante una señal binaria que llega de afuera (salida) de una etapa dada y va a (entrada) la siguiente etapa más alta. En forma precisa así como hay medios sumadores y sumadores completos, hay medio restadores y restadores completos.
MEDIO RESTADOR      Un medio restador es un circuito combinacional que sustrae dos bits y produce su diferencia. También tiene la salida para especificar si se ha tomado un 1.
Se designa el bit minuendo por x y el bit sustraendo mediante y. Para llevar a cabo x - y, tienen que verificarse las magnitudes relativas de x y y.   Si x >= y, se tienen tres posibilidades; 0 - 0 = 0, 1 - 0 = 1 y, 1 - 1 = 0.     El medio restador requiere dos salidas. Una salida genera la diferencia y se denotará por el símbolo D. La segunda salida, denotada B para lo que se toma, genera la señal binaria que informa a la siguiente etapa que se ha tomado un 1. 
    La salida que toma B es un 0 en tanto que x >= y. Es un 1 para x = 0 y y = 1. La salida D es el resultado de la operación aritmética 2B + x - y.     Las funciones booleanas para las dos salidas del medio restador se derivan de manera directa de la tabla de verdad: D = x'y + xy' B = x'y
El logigrama del restador
 circuito topológico
El circuito
GRACIAS

Mais conteúdo relacionado

Mais procurados

Materi aljabar boolean
Materi aljabar booleanMateri aljabar boolean
Materi aljabar booleanMustahal SSi
 
Filtro adaptativo LMS para señales ecg
Filtro adaptativo LMS para señales ecgFiltro adaptativo LMS para señales ecg
Filtro adaptativo LMS para señales ecgSNPP
 
ALGORITMA MENARA HANOI MENGGUNAKAN FUNGSI REKURSIF
ALGORITMA MENARA HANOI MENGGUNAKAN FUNGSI REKURSIFALGORITMA MENARA HANOI MENGGUNAKAN FUNGSI REKURSIF
ALGORITMA MENARA HANOI MENGGUNAKAN FUNGSI REKURSIFcalonmayat
 
barisan dan deret bilangan kompleks
barisan dan deret bilangan kompleksbarisan dan deret bilangan kompleks
barisan dan deret bilangan kompleksNurmini RuddiaNa
 
Pengolahan Sinyal Digital - Slide week 14 - transformasi z
Pengolahan Sinyal Digital - Slide week 14 - transformasi zPengolahan Sinyal Digital - Slide week 14 - transformasi z
Pengolahan Sinyal Digital - Slide week 14 - transformasi zBeny Nugraha
 
Señales Periódicas y Simetría Par e Impar
Señales Periódicas y Simetría Par e ImparSeñales Periódicas y Simetría Par e Impar
Señales Periódicas y Simetría Par e ImparSistemadeEstudiosMed
 
Pendekatan Pemodelan Matematika
Pendekatan Pemodelan MatematikaPendekatan Pemodelan Matematika
Pendekatan Pemodelan Matematikamatematikauntirta
 
HALF AND FULL SUBTRACTOR
HALF AND FULL SUBTRACTOR HALF AND FULL SUBTRACTOR
HALF AND FULL SUBTRACTOR Delmaqo Delmaqo
 
06 error en estado estable o estacionario
06   error en estado estable o estacionario06   error en estado estable o estacionario
06 error en estado estable o estacionarioitcc
 
Introduccion al DSC dsPIC30F4013.pptx
Introduccion al DSC dsPIC30F4013.pptxIntroduccion al DSC dsPIC30F4013.pptx
Introduccion al DSC dsPIC30F4013.pptxBrayamMiranda3
 
Manual simulink
Manual simulinkManual simulink
Manual simulinkcosococo
 
Design Filter IIR
Design Filter IIRDesign Filter IIR
Design Filter IIRIbnu Fajar
 
Mekanisme propagasi
Mekanisme propagasiMekanisme propagasi
Mekanisme propagasiDimayana P
 

Mais procurados (20)

Buck dan boost
Buck dan boostBuck dan boost
Buck dan boost
 
Materi aljabar boolean
Materi aljabar booleanMateri aljabar boolean
Materi aljabar boolean
 
Filtro adaptativo LMS para señales ecg
Filtro adaptativo LMS para señales ecgFiltro adaptativo LMS para señales ecg
Filtro adaptativo LMS para señales ecg
 
ALGORITMA MENARA HANOI MENGGUNAKAN FUNGSI REKURSIF
ALGORITMA MENARA HANOI MENGGUNAKAN FUNGSI REKURSIFALGORITMA MENARA HANOI MENGGUNAKAN FUNGSI REKURSIF
ALGORITMA MENARA HANOI MENGGUNAKAN FUNGSI REKURSIF
 
Bahasa Regular - P3
Bahasa Regular - P3Bahasa Regular - P3
Bahasa Regular - P3
 
barisan dan deret bilangan kompleks
barisan dan deret bilangan kompleksbarisan dan deret bilangan kompleks
barisan dan deret bilangan kompleks
 
Materi : Logaritma
Materi : LogaritmaMateri : Logaritma
Materi : Logaritma
 
Pengolahan Sinyal Digital - Slide week 14 - transformasi z
Pengolahan Sinyal Digital - Slide week 14 - transformasi zPengolahan Sinyal Digital - Slide week 14 - transformasi z
Pengolahan Sinyal Digital - Slide week 14 - transformasi z
 
Señales Periódicas y Simetría Par e Impar
Señales Periódicas y Simetría Par e ImparSeñales Periódicas y Simetría Par e Impar
Señales Periódicas y Simetría Par e Impar
 
fungsi dan grafiknya
fungsi dan grafiknyafungsi dan grafiknya
fungsi dan grafiknya
 
Pendekatan Pemodelan Matematika
Pendekatan Pemodelan MatematikaPendekatan Pemodelan Matematika
Pendekatan Pemodelan Matematika
 
HALF AND FULL SUBTRACTOR
HALF AND FULL SUBTRACTOR HALF AND FULL SUBTRACTOR
HALF AND FULL SUBTRACTOR
 
06 error en estado estable o estacionario
06   error en estado estable o estacionario06   error en estado estable o estacionario
06 error en estado estable o estacionario
 
Introduccion al DSC dsPIC30F4013.pptx
Introduccion al DSC dsPIC30F4013.pptxIntroduccion al DSC dsPIC30F4013.pptx
Introduccion al DSC dsPIC30F4013.pptx
 
2. fungsi komposisi
2. fungsi komposisi2. fungsi komposisi
2. fungsi komposisi
 
Primitivas imediatas
Primitivas imediatasPrimitivas imediatas
Primitivas imediatas
 
Chapter7 Sistem Transmisi
Chapter7 Sistem TransmisiChapter7 Sistem Transmisi
Chapter7 Sistem Transmisi
 
Manual simulink
Manual simulinkManual simulink
Manual simulink
 
Design Filter IIR
Design Filter IIRDesign Filter IIR
Design Filter IIR
 
Mekanisme propagasi
Mekanisme propagasiMekanisme propagasi
Mekanisme propagasi
 

Semelhante a Medio restador[1]

Circuitos digitales ii
Circuitos digitales iiCircuitos digitales ii
Circuitos digitales iijesuseperez
 
Diseño de un sumador de 1 bit con acarreo,realizado por frank estaba
Diseño de un sumador de 1 bit con acarreo,realizado por frank estabaDiseño de un sumador de 1 bit con acarreo,realizado por frank estaba
Diseño de un sumador de 1 bit con acarreo,realizado por frank estabaID Z
 
Diseño de sumadores utilizando compuertas lógicas (1)
Diseño de sumadores utilizando compuertas lógicas (1)Diseño de sumadores utilizando compuertas lógicas (1)
Diseño de sumadores utilizando compuertas lógicas (1)Rene Arocutipa Centellas
 
Sumadores, codificadores, decodificadores, multiplexores, demultiplexores
Sumadores, codificadores, decodificadores, multiplexores, demultiplexoresSumadores, codificadores, decodificadores, multiplexores, demultiplexores
Sumadores, codificadores, decodificadores, multiplexores, demultiplexoresJovianny Arias
 
Electrónica digital: lógica aritmética sumadores
Electrónica digital: lógica aritmética sumadoresElectrónica digital: lógica aritmética sumadores
Electrónica digital: lógica aritmética sumadoresSANTIAGO PABLO ALBERTO
 
Circuitos combinacionales
Circuitos combinacionalesCircuitos combinacionales
Circuitos combinacionalesPaulito Caceres
 
Tema 12.2
Tema 12.2Tema 12.2
Tema 12.2AlmuPe
 
09 sd capitulo vii circuitos logicos combinacionales
09 sd capitulo vii circuitos logicos combinacionales09 sd capitulo vii circuitos logicos combinacionales
09 sd capitulo vii circuitos logicos combinacionalesErnesto Villalpando
 
3 Electrónica-digital.ppt
3 Electrónica-digital.ppt3 Electrónica-digital.ppt
3 Electrónica-digital.pptRick Hunter
 
Diseño de un Sumador entre dos números de un bit
Diseño de un Sumador entre dos números de un bitDiseño de un Sumador entre dos números de un bit
Diseño de un Sumador entre dos números de un bitYeiferxon Chacòn
 
Instituto Sudamericano ed
Instituto Sudamericano edInstituto Sudamericano ed
Instituto Sudamericano edEDWINDARIO
 
Circuitos combinacionales
Circuitos combinacionalesCircuitos combinacionales
Circuitos combinacionalesmayu1994
 
Sumador restador binario
Sumador restador binarioSumador restador binario
Sumador restador binarioFelix_Menendez
 

Semelhante a Medio restador[1] (20)

Circuitos logicos
Circuitos logicosCircuitos logicos
Circuitos logicos
 
Circuitos digitales ii
Circuitos digitales iiCircuitos digitales ii
Circuitos digitales ii
 
Compuertas Lógicas
Compuertas LógicasCompuertas Lógicas
Compuertas Lógicas
 
Diseño de un sumador de 1 bit con acarreo,realizado por frank estaba
Diseño de un sumador de 1 bit con acarreo,realizado por frank estabaDiseño de un sumador de 1 bit con acarreo,realizado por frank estaba
Diseño de un sumador de 1 bit con acarreo,realizado por frank estaba
 
Diseño de sumadores utilizando compuertas lógicas (1)
Diseño de sumadores utilizando compuertas lógicas (1)Diseño de sumadores utilizando compuertas lógicas (1)
Diseño de sumadores utilizando compuertas lógicas (1)
 
Anexo 2
Anexo 2Anexo 2
Anexo 2
 
Sumadores, codificadores, decodificadores, multiplexores, demultiplexores
Sumadores, codificadores, decodificadores, multiplexores, demultiplexoresSumadores, codificadores, decodificadores, multiplexores, demultiplexores
Sumadores, codificadores, decodificadores, multiplexores, demultiplexores
 
Electrónica digital: lógica aritmética sumadores
Electrónica digital: lógica aritmética sumadoresElectrónica digital: lógica aritmética sumadores
Electrónica digital: lógica aritmética sumadores
 
Circuitos combinacionales
Circuitos combinacionalesCircuitos combinacionales
Circuitos combinacionales
 
Tema 12.2
Tema 12.2Tema 12.2
Tema 12.2
 
09 sd capitulo vii circuitos logicos combinacionales
09 sd capitulo vii circuitos logicos combinacionales09 sd capitulo vii circuitos logicos combinacionales
09 sd capitulo vii circuitos logicos combinacionales
 
Exposicion circuitos sumadores
Exposicion circuitos sumadoresExposicion circuitos sumadores
Exposicion circuitos sumadores
 
Bloque IV: Electrónica digital
Bloque IV: Electrónica digitalBloque IV: Electrónica digital
Bloque IV: Electrónica digital
 
3 Electrónica-digital.ppt
3 Electrónica-digital.ppt3 Electrónica-digital.ppt
3 Electrónica-digital.ppt
 
Diseño de un Sumador entre dos números de un bit
Diseño de un Sumador entre dos números de un bitDiseño de un Sumador entre dos números de un bit
Diseño de un Sumador entre dos números de un bit
 
Presentacion sistema binario
Presentacion sistema binarioPresentacion sistema binario
Presentacion sistema binario
 
Instituto Sudamericano ed
Instituto Sudamericano edInstituto Sudamericano ed
Instituto Sudamericano ed
 
Circuitos combinacionales
Circuitos combinacionalesCircuitos combinacionales
Circuitos combinacionales
 
Sumador restador binario
Sumador restador binarioSumador restador binario
Sumador restador binario
 
DISEÑOSumador
DISEÑOSumadorDISEÑOSumador
DISEÑOSumador
 

Mais de Julian Suarez

Restador completo[1]
Restador completo[1]Restador completo[1]
Restador completo[1]Julian Suarez
 
Restador completo[1]
Restador completo[1]Restador completo[1]
Restador completo[1]Julian Suarez
 
Circuitos combinacionales[1][1]
Circuitos combinacionales[1][1]Circuitos combinacionales[1][1]
Circuitos combinacionales[1][1]Julian Suarez
 
Circuitos combinacionales[1][1]
Circuitos combinacionales[1][1]Circuitos combinacionales[1][1]
Circuitos combinacionales[1][1]Julian Suarez
 

Mais de Julian Suarez (8)

Sumador completo
Sumador completoSumador completo
Sumador completo
 
Resistencias
ResistenciasResistencias
Resistencias
 
Restador completo[1]
Restador completo[1]Restador completo[1]
Restador completo[1]
 
Restador completo[1]
Restador completo[1]Restador completo[1]
Restador completo[1]
 
Circuitos combinacionales[1][1]
Circuitos combinacionales[1][1]Circuitos combinacionales[1][1]
Circuitos combinacionales[1][1]
 
Decodificador[1]
Decodificador[1]Decodificador[1]
Decodificador[1]
 
Circuitos combinacionales[1][1]
Circuitos combinacionales[1][1]Circuitos combinacionales[1][1]
Circuitos combinacionales[1][1]
 
Multiplexor[1]
Multiplexor[1]Multiplexor[1]
Multiplexor[1]
 

Medio restador[1]

  • 1. MEDIO RESTADOR Karen Bibiana Aponte Mateus 066101008 Carlos Alberto Torres Merchán 066101088
  • 2. Circuitos digitales Universidad Libre 09 abril del 2011 INGENIERIA DE SISTEMAS
  • 3. CIRCUITO RESTADOR La sustracción de dos números binarios puede llevarse a cabo tomando el complemento del sustraendo y agregando al minuendo  Por este método, la operación de sustracción llega a ser una operación de división que requiere sumadores completos para su implementación en máquina.
  • 4. ES POSIBLE IMPLEMENTAR LA SUSTRACCIÓN CON CIRCUITOS LÓGICOS EN UNA FORMA DIRECTA, COMO SE HACE CON LÁPIZ Y PAPEL. . Por este método cada bit sustraendo del número se sustrae de su bit minuendo correspondiente significativo para formar un bit de diferencia. Si el bit minuendo es menor que el bit sustraendo se toma 1 de la siguiente posición significativa. El hecho que se ha tomado un 1 debe llevarse al siguiente par más alto de bit mediante una señal binaria que llega de afuera (salida) de una etapa dada y va a (entrada) la siguiente etapa más alta. En forma precisa así como hay medios sumadores y sumadores completos, hay medio restadores y restadores completos.
  • 5. MEDIO RESTADOR Un medio restador es un circuito combinacional que sustrae dos bits y produce su diferencia. También tiene la salida para especificar si se ha tomado un 1.
  • 6. Se designa el bit minuendo por x y el bit sustraendo mediante y. Para llevar a cabo x - y, tienen que verificarse las magnitudes relativas de x y y.  Si x >= y, se tienen tres posibilidades; 0 - 0 = 0, 1 - 0 = 1 y, 1 - 1 = 0. El medio restador requiere dos salidas. Una salida genera la diferencia y se denotará por el símbolo D. La segunda salida, denotada B para lo que se toma, genera la señal binaria que informa a la siguiente etapa que se ha tomado un 1. 
  • 7. La salida que toma B es un 0 en tanto que x >= y. Es un 1 para x = 0 y y = 1. La salida D es el resultado de la operación aritmética 2B + x - y. Las funciones booleanas para las dos salidas del medio restador se derivan de manera directa de la tabla de verdad: D = x'y + xy' B = x'y
  • 8. El logigrama del restador
  • 10.