Flip flop

1.626 visualizações

Publicada em

0 comentários
0 gostaram
Estatísticas
Notas
  • Seja o primeiro a comentar

  • Seja a primeira pessoa a gostar disto

Sem downloads
Visualizações
Visualizações totais
1.626
No SlideShare
0
A partir de incorporações
0
Número de incorporações
3
Ações
Compartilhamentos
0
Downloads
103
Comentários
0
Gostaram
0
Incorporações 0
Nenhuma incorporação

Nenhuma nota no slide

Flip flop

  1. 1. 1FLIP FLOP`STrabalho de SDACDesenvolvido por: FábioGuerreiro
  2. 2. 2ÍNDICEIntroduçao………………………………………..………………….…….…Pag.3O que são Flip Flops………………………………………….…….…….Pag.4Flip Flop D…………………………………………………………...….…….Pag.5Flip Flop´s Jk………………………………………………...………….……Pag.6Flip Flop´s T.......................................................................Pag.7Contador em anel – “Ring Counter”……………………………...Pag.8CONTADOR EM ANEL: LOCKOUT……………………………………Pag.9Contador assincrono…………………………………………………….Pag.10Contador sincrono………………………………………………………..Pag.11Web grafia…………………………………………………………………….Pag.12
  3. 3. 3INTRODUÇAOEste trabalho foi desenvolvido no âmbito da disciplina de SDAC, e comeste trabalho pretendo saber o que sao flip flops do tipo D ,T e JK ,paraque servem e quais as tabelas de verdade que os representam.
  4. 4. 4O QUE SÃO FLIP FLOP´SOs flip-flops são circuitos derivados dos latches, porem activados pelatransição do sinal de controlo.Isso faz com que um flip-flop permaneça activado apenas durante umintervalo de tempo muito pequeno, após a ocorrência de uma transiçãodo sinal de controlo.Nesse caso, uma eventual troca de estado só pode ocorrer durante essebreve intervalo de tempo em que o flip-flop está activado.Entre duas transições sucessivas do mesmo tipo (ou subida ou descida) dosinal de controlo, o flip-flop mantém o último estado adquirido.FLIP FLOP D
  5. 5. 5O Flip-Flop D possui uma entrada ligada directamente à saída (Q).Independentemente do estado actual de Q, este terá o valor 1 se D = 1 ouvalor 0 se D = 0 quando ocorrer o impulso positivo do relógio (positiveedge triggered). A informação é colocada na saída um ciclo depois de elachegar à entrada.Este dispositivo é uma célula de memória básica (guarda um bit) e podeser interpretado como uma linha de atraso primitiva (hold) de ordem zero.FLIP FLOP JK
  6. 6. 6Esse circuito é formado por dois latches, denominados mestres(master) e escravo (slave).Possui a mesma tabela de combinações que o flip-flop J-K (edge-triggered), mas com convenções de tempos tne t tn+1 diferentes. JN, KneCorrespondem aos valores de J, K e Q no tempo imediatamente anterior asubida do pulso, enquanto Qn+1corresponde a saída no tempo posterior adescida do pulsoTabela de verdade: Circuito logico:FLIP FLOP T
  7. 7. 7Se a entrada T estiver em estado alto, o flip-flop T (toggle) inverte seuestado sempre que a entrada de clock sofrer uma modificação. Se aentrada T foi baixa, o flip-flop mantém o valor do seu estado.A equação do flip flop T é:Tabela de verdade: Circuito logico:CONTADOR EM ANEL– “RING COUNTER”
  8. 8. 8CONTADOR EM ANEL: LOCKOUT
  9. 9. 9CONTADOR ASSINCRONO
  10. 10. 10Os Flip-Flops não m damu de estado com o mesmo sincronismosincronismo;– O CLK é colocado apenas no primeiro FF (LSB);– Há um pequeno atraso entre as mudanças de estado de cada FF;– O atraso é propagado de acordo com o número de FFconectados em cascata.CONTADOR SINCRONO
  11. 11. 11Os Flip Os Flip-Flops mudam de estado com o mesmo sincronismo; Flopsmudam de estado com o mesmo sincronismo;– O mesmo CLK é ligado em todos os FFs;– Há um atraso entre as mudanças de estado de cada FF;– O atraso não é propagado de acordo com o número de FF.WEB GRAFIA
  12. 12. 12http://www.engematex.com.br/CIRCUITOS%20DIGITAIS%202/23%C2%AA%20AULA%20-%2025-10-2011/Revis%C3%A3o%20-%20Contadores%20Sincronos.pdfhttps://dspace.ist.utl.pt/bitstream/2295/746524/1/10-StudentAcetSDUke-Contadores.pdfhttp://pt.wikipedia.org/wiki/Flip-flop

×