SlideShare uma empresa Scribd logo
1 de 9
Baixar para ler offline
UNIVERSIDAD NACIONAL DE SAN CRISTÓBAL DE HUAMANGA
                       ESCUELA DE FORMACIÓN PROFESIONAL DE INGENIERÍA DE SISTEMAS
                                    Sistema Digitales y Arquitectura de Computadoras (IS-341)




                                         LABORATORIO NRO. 03
                                                                                                             NOTA
TEMA:         Compuertas Lógicas
ALUMNO:                                                            CODIGO:
GRUPO:          Martes 12:00 pm - 4:00 pm                      Viernes: 7:00 am - 8:00 am
                Jueve: 2:00 pm - 6:00 pm                       Viernes: 3:00 pm - 6:00 pm


1 OBJETIVO
        Diseñar, minimizar e implementar circuitos lógicos aplicando los teoremas del Algebra de Boole y el
         método de simplificación de los Mapas de Karnaugh.
        Simular y comprobar la equivalencia de algunos circuitos lógico con el apoyo del simulador PROTEUS
         ISIS.


2 INFORME PREVIO
     Investigar y completar los cuadros resumen de la hojas de especificaciones técnicas de los siguientes
     circuitos integrados: 74LS00, 74LS02, 74LS04, 74LS08, 74LS10, 74LS11, 74LS32, 74LS86.

     Condiciones de operación recomendados:

     Símbolo                     Parámetro                     Mínimo         Nominal           Máximo       Unidad

        VCC     Voltaje de suministro

        VIH     Voltaje de entrada de nivel alto

        VIL     Voltaje de entrada de nivel bajo

        IOH     Corriente de salida en nivel alto

        IOL     Corriente de salida en nivel bajo

        TA      Temperatura de operación (aire libre)



     Características eléctricas:

     Símbolo      Parámetro             Condiciones            Mínimo          Típico           Máximo       Unidad
                Voltaje de         VCC=mín, IOH=máx,
        VOH     salida en alto     VIL=máx.
                nivel
                Voltaje de         VCC=mín, IOL=máx,
        VOL     salida en bajo     VIH=mín.
                nivel              VCC=mín, IOL=4 mA


     Nota: valores típicos son con VCC=5V y TA=25°C.




Ing. Christian Lezama Cuellar                    Semestre 2012 - I                                       Página 1 de 9
UNIVERSIDAD NACIONAL DE SAN CRISTÓBAL DE HUAMANGA
                       ESCUELA DE FORMACIÓN PROFESIONAL DE INGENIERÍA DE SISTEMAS
                                  Sistema Digitales y Arquitectura de Computadoras (IS-341)



3 MATERIALES REQUERIDOS
       Software de simulación PROTEUS ISIS v.7.5 SP3


4 INFORMACIÓN TEÓRICA
    El alumno deberá revisar la información referente a:

       Los postulados y teoremas del algebra de Boole.
       Funciones y circuitos lógicos.
       Formas canónicas de las funciones lógicas.
       Método del mapa de Karnaugh para simplificación de funciones lógicas.


5 DESARROLLO DE LA PRÁCTICA

5.1 MINIMIZACIÓN EL CIRCUITO LÓGICO “FA”
       Implementar en el PROTEUS Isis, el circuito lógico de la siguiente figura.




Ing. Christian Lezama Cuellar                  Semestre 2012 - I                              Página 2 de 9
UNIVERSIDAD NACIONAL DE SAN CRISTÓBAL DE HUAMANGA
                              ESCUELA DE FORMACIÓN PROFESIONAL DE INGENIERÍA DE SISTEMAS
                                                 Sistema Digitales y Arquitectura de Computadoras (IS-341)


       Para la simulación, manipular los controles de estado lógico correspondientes a las variables binarias
        (X, Y, Z) y anotar en la tabla, el estado lógico de las funciones lógicas S y C, representados por los
        probadores lógicos.

             Variables de                                            Término para Suma de                              Término para Producto de
                                              Salida
               Entrada                                                    Productos                                             Sumas
           X       Y      Z                  C          S               C            S                                    C               S
           0       0      0
           0           0          1
           0           1          0
           0           1          1
           1           0          0
           1           0          1
           1           1          0
           1           1          1


       Complete la tabla, con los términos algebraicos que corresponde, tal que permita representar las
        funciones S y C mediante las siguientes formas canónicas: Suma de productos y Producto de sumas.
       Represente algebraicamente las funciones S y C tal como se requiere:

        C(x,y,z) = Σ( , , , ) = ..........................................................................................................................

        C(x,y,z) = Π( , , , ) = ..........................................................................................................................

        S(x,y,z) = Σ( , , , ) = ..........................................................................................................................

        S(x,y,z) = Π( , , , ) = ..........................................................................................................................


       Partiendo de la forma canónica “Suma de productos”, minimizar cada una de las expresiones
        haciendo uso de los teoremas de Algebra de Boole.

        S(x,y,z) = ....................................................................................................................................................
        S(x,y,z) = ....................................................................................................................................................
        S(x,y,z) = ....................................................................................................................................................
        C(x,y,z) = ....................................................................................................................................................
        C(x,y,z) = ....................................................................................................................................................



        Expresión final de S(x,y,z) = .................................................................................................................
        Expresión final de C(x,y,z) = .................................................................................................................



       Con los datos de la tabla desarrollada, represente las funciones S y C en el mapa de Karnaugh.


Ing. Christian Lezama Cuellar                                      Semestre 2012 - I                                                               Página 3 de 9
UNIVERSIDAD NACIONAL DE SAN CRISTÓBAL DE HUAMANGA
                            ESCUELA DE FORMACIÓN PROFESIONAL DE INGENIERÍA DE SISTEMAS
                                               Sistema Digitales y Arquitectura de Computadoras (IS-341)


        Para la función S:                                                                       Para la función C:

                 YZ                                                                                       YZ
            X             00         01         11         10                                         X            00        01        11        10
                   0                                                                                        0

                   1                                                                                        1


       Partiendo del mapa de Karnaugh, determine las expresiones algebraicas minimizadas.

        S(x,y,z) = ...................................................................................................................................................
        S(x,y,z) = ...................................................................................................................................................
        C(x,y,z) = ...................................................................................................................................................
        C(x,y,z) = ...................................................................................................................................................



        Expresión final de S(x,y,z) = .................................................................................................................
        Expresión final de C(x,y,z) = .................................................................................................................



       En el recuadro siguiente, dibuje el circuito lógico que representa la solución a las funciones lógicas S y
        C mejor optimizadas.




       Observaciones




Ing. Christian Lezama Cuellar                                      Semestre 2012 - I                                                               Página 4 de 9
UNIVERSIDAD NACIONAL DE SAN CRISTÓBAL DE HUAMANGA
                             ESCUELA DE FORMACIÓN PROFESIONAL DE INGENIERÍA DE SISTEMAS
                                             Sistema Digitales y Arquitectura de Computadoras (IS-341)



5.2 MINIMIZACIÓN DEL CIRCUITO LÓGICO “FS”
       Implementar en el PROTEUS Isis, el circuito lógico de la siguiente figura.




       Para la simulación, manipular los controles de estado lógico correspondientes a las variables binarias
        (X, Y, Z) y anotar en la tabla, el estado lógico de las funciones lógicas R y D, representados por los
        probadores lógicos.

             Variables de                                       Término para Suma de                          Término para Producto de
                                           Salida
               Entrada                                               Productos                                         Sumas
           X       Y      Z              R         D               R            D                                R               D
           0       0      0
           0          0         1
           0          1         0
           0          1         1
           1          0         0
           1          0         1
           1          1         0
           1          1         1


       Complete la tabla, con los términos algebraicos que corresponde, tal que permita representar las
        funciones R y D mediante las siguientes formas canónicas: Suma de productos y Producto de sumas.
       Represente algebraicamente las funciones R y D tal como se requiere:

        R(x,y,z) = Σ( , , , ) = ..........................................................................................................................



Ing. Christian Lezama Cuellar                                 Semestre 2012 - I                                                         Página 5 de 9
UNIVERSIDAD NACIONAL DE SAN CRISTÓBAL DE HUAMANGA
                            ESCUELA DE FORMACIÓN PROFESIONAL DE INGENIERÍA DE SISTEMAS
                                               Sistema Digitales y Arquitectura de Computadoras (IS-341)


        R(x,y,z) = Π( , , , ) = ..........................................................................................................................

        D(x,y,z) = Σ( , , , ) = ..........................................................................................................................

        D(x,y,z) = Π( , , , ) = ..........................................................................................................................

       Partiendo de la forma canónica “Producto de sumas”, minimizar cada una de las expresiones
        haciendo uso de los teoremas de Algebra de Boole.

        R(x,y,z) = ....................................................................................................................................................
        R(x,y,z) = ....................................................................................................................................................
        R(x,y,z) = ....................................................................................................................................................
        D(x,y,z) = ....................................................................................................................................................
        D(x,y,z) = ....................................................................................................................................................



        Expresión final de R(x,y,z) = .................................................................................................................
        Expresión final de D(x,y,z) = .................................................................................................................



       Con los datos de la tabla desarrollada, represente las funciones R y D en el mapa de Karnaugh.

        Para la función R:                                                                       Para la función D:

                 YZ                                                                                       YZ
            X             00         01         11         10                                         X            00        01        11        10
                   0                                                                                       0

                   1                                                                                       1


       Partiendo del mapa de Karnaugh, determine las expresiones algebraicas minimizadas.

        R(x,y,z) = ...................................................................................................................................................
        R(x,y,z) = ...................................................................................................................................................
        D(x,y,z) = ...................................................................................................................................................
        D(x,y,z) = ...................................................................................................................................................



        Expresión final de R(x,y,z) = .................................................................................................................
        Expresión final de D(x,y,z) = .................................................................................................................



       En el recuadro siguiente, dibuje el circuito lógico que representa la solución a las funciones lógicas R y
        D mejor optimizadas.



Ing. Christian Lezama Cuellar                                      Semestre 2012 - I                                                               Página 6 de 9
UNIVERSIDAD NACIONAL DE SAN CRISTÓBAL DE HUAMANGA
                            ESCUELA DE FORMACIÓN PROFESIONAL DE INGENIERÍA DE SISTEMAS
                                               Sistema Digitales y Arquitectura de Computadoras (IS-341)




       Observaciones




5.3 DISEÑO DE UN COMPARADOR BINARIO DE 2 BITS
       Sean las variables binarias de dos bits: A y B (A=A1 A0 y B=B1 B0). Completar el diseño determinando la
        expresión algebraica minimizada de F1, F2 y F3.
        Ejemplo: para comparar los bits X y Y:

            X           Y         F1(X < Y)            F2(X = Y)            F3(X > Y)
                                                                                                    (X < Y) : F1 = ̅
            0           0               0                    1                    0
            0           1               1                    0                    0                 (X = Y) : F2 =
            1           0               0                    0                    1                                          ̅
                                                                                                    (X > Y) : F3 =
            1           1               0                    1                    0


        Entonces, utilizando el ejemplo, completar la expresión algebraica para comparar los números A y B.
        A < B: F1 = (A1 < B1) + (A1 = B1).(A0 < B0)
        A = B: F2 = (A1 = B1).(A0 = B0)
        A > B: F3 = (A1 > B1) + (A1 = B1).(A0 > B0)

        F1 = .....................................................................................................................................
        F1 = .....................................................................................................................................

Ing. Christian Lezama Cuellar                                      Semestre 2012 - I                                                                 Página 7 de 9
UNIVERSIDAD NACIONAL DE SAN CRISTÓBAL DE HUAMANGA
                            ESCUELA DE FORMACIÓN PROFESIONAL DE INGENIERÍA DE SISTEMAS
                                               Sistema Digitales y Arquitectura de Computadoras (IS-341)


        F2 = .....................................................................................................................................
        F2 = .....................................................................................................................................
        F3 = .....................................................................................................................................
        F3 = .....................................................................................................................................


       En el recuadro siguiente, dibujar el circuito lógico que representa la solución a cada una de las
        funciones minimizadas.




       Implementar en el PROTEUS Isis, el esquema anterior tal que permita mostrar los resultados de las
        comparaciones: LEDF1=ON si (A<B), LEDF2=ON si (A=B) y LEDF3=ON si (A<B).
       Durante la simulación, manipular los controles de estado lógico (A1, A0, B1, B0) y anotar en la
        siguiente tabla el resultado mostrado por los LEDs.

                   Números a Compara                                                           Resultado de la Comparación
           A1             A0            B1             B0                    LEDF1                             LEDF2                                 LEDF3
            0              0             0              0
            0              0             0              1
            0              0             1              0
            0              0             1              1
            0              1             0              0
            0              1             0              1
            0              1             1              0
            0              1             1              1


Ing. Christian Lezama Cuellar                                      Semestre 2012 - I                                                                 Página 8 de 9
UNIVERSIDAD NACIONAL DE SAN CRISTÓBAL DE HUAMANGA
                         ESCUELA DE FORMACIÓN PROFESIONAL DE INGENIERÍA DE SISTEMAS
                                     Sistema Digitales y Arquitectura de Computadoras (IS-341)


            1         0         0         0
            1         0         0         1
            1         0         1         0
            1         0         1         1
            1         1         0         0
            1         1         0         1
            1         1         1         0
            1         1         1         1

         Observaciones




6 CONCLUSIONES




7 BIBLIOGRAFÍA




8 ANEXO
     Ubicación de componentes en la ventana “Pick Devices”

        Dispositivo                 Librería                   Sub-categoría               Categoría
        AND, OR, NOT                ACTIVE                     Gates                       Simulator Primitives
        NAND; NOR, XOR              ACTIVE                     Gates                       Simulator Primitives
        74LS11                      74LS                       Gates and Inverters         TTL 74LS series
        LOGICSTATE                  ACTIVE                     Logic Stimuli               Debugging Tools
        LOGICPROBE (BIG)            ACTIVE                     Logic Probes                Debugging Tools




Ing. Christian Lezama Cuellar                     Semestre 2012 - I                                    Página 9 de 9

Mais conteúdo relacionado

Semelhante a Laboratorio+ +03

Diagrama de bode y diagrama polar
Diagrama de bode y diagrama polarDiagrama de bode y diagrama polar
Diagrama de bode y diagrama polarFeroxD
 
Montaje de Circuitos Electronicos
Montaje de Circuitos ElectronicosMontaje de Circuitos Electronicos
Montaje de Circuitos Electronicoskratosjys
 
Sistemas logicos
Sistemas logicosSistemas logicos
Sistemas logicoskmorillo073
 
Electronica Digital
Electronica DigitalElectronica Digital
Electronica Digitalpatgaliana
 
Reporte de practica sumador binario
Reporte de practica sumador binarioReporte de practica sumador binario
Reporte de practica sumador binarioDiego Ramírez
 
02 comps boole_09a
02 comps boole_09a02 comps boole_09a
02 comps boole_09ajesus andres
 
02 comps boole_09a - copia
02 comps boole_09a - copia02 comps boole_09a - copia
02 comps boole_09a - copiajesus andres
 
03_Act_Tabla comparativa uso y aplicacion.pdf
03_Act_Tabla comparativa uso y aplicacion.pdf03_Act_Tabla comparativa uso y aplicacion.pdf
03_Act_Tabla comparativa uso y aplicacion.pdfValeria478813
 
5. actividades elect-digital
5. actividades elect-digital5. actividades elect-digital
5. actividades elect-digitalMarcos Rdguez
 
5. actividades elect-digital
5. actividades elect-digital5. actividades elect-digital
5. actividades elect-digitalPEDROASTURES21
 
10. actividades elect-digital
10. actividades elect-digital10. actividades elect-digital
10. actividades elect-digitalsonsolesbar
 
actividades electrónica digital
actividades electrónica digitalactividades electrónica digital
actividades electrónica digitalcandebobes
 
Articulo analisis circuitos logicos.pdf
Articulo analisis circuitos logicos.pdfArticulo analisis circuitos logicos.pdf
Articulo analisis circuitos logicos.pdfjhormansanchez2
 
Teoria de control -- aplicaciones matlab
Teoria de control -- aplicaciones matlabTeoria de control -- aplicaciones matlab
Teoria de control -- aplicaciones matlabmartinezeduardo
 
diseño_contro_PID_discreto conv.docx
diseño_contro_PID_discreto conv.docxdiseño_contro_PID_discreto conv.docx
diseño_contro_PID_discreto conv.docxProfessorWilliams
 

Semelhante a Laboratorio+ +03 (20)

Diagrama de bode y diagrama polar
Diagrama de bode y diagrama polarDiagrama de bode y diagrama polar
Diagrama de bode y diagrama polar
 
Montaje de Circuitos Electronicos
Montaje de Circuitos ElectronicosMontaje de Circuitos Electronicos
Montaje de Circuitos Electronicos
 
Sistemas logicos
Sistemas logicosSistemas logicos
Sistemas logicos
 
Electronica Digital
Electronica DigitalElectronica Digital
Electronica Digital
 
Reporte de practica sumador binario
Reporte de practica sumador binarioReporte de practica sumador binario
Reporte de practica sumador binario
 
Paralela6
Paralela6Paralela6
Paralela6
 
02 comps boole_09a
02 comps boole_09a02 comps boole_09a
02 comps boole_09a
 
02 comps boole_09a - copia
02 comps boole_09a - copia02 comps boole_09a - copia
02 comps boole_09a - copia
 
1 practica 1 sis 2120 a 1porhoja
1 practica 1 sis 2120 a 1porhoja1 practica 1 sis 2120 a 1porhoja
1 practica 1 sis 2120 a 1porhoja
 
03_Act_Tabla comparativa uso y aplicacion.pdf
03_Act_Tabla comparativa uso y aplicacion.pdf03_Act_Tabla comparativa uso y aplicacion.pdf
03_Act_Tabla comparativa uso y aplicacion.pdf
 
5. actividades elect-digital
5. actividades elect-digital5. actividades elect-digital
5. actividades elect-digital
 
5. actividades elect-digital
5. actividades elect-digital5. actividades elect-digital
5. actividades elect-digital
 
5. actividades elect-digital
5. actividades elect-digital5. actividades elect-digital
5. actividades elect-digital
 
10. actividades elect-digital
10. actividades elect-digital10. actividades elect-digital
10. actividades elect-digital
 
actividades electrónica digital
actividades electrónica digitalactividades electrónica digital
actividades electrónica digital
 
Procesos Digitales
Procesos DigitalesProcesos Digitales
Procesos Digitales
 
Articulo analisis circuitos logicos.pdf
Articulo analisis circuitos logicos.pdfArticulo analisis circuitos logicos.pdf
Articulo analisis circuitos logicos.pdf
 
Teoria de control -- aplicaciones matlab
Teoria de control -- aplicaciones matlabTeoria de control -- aplicaciones matlab
Teoria de control -- aplicaciones matlab
 
Método Karnaught
Método KarnaughtMétodo Karnaught
Método Karnaught
 
diseño_contro_PID_discreto conv.docx
diseño_contro_PID_discreto conv.docxdiseño_contro_PID_discreto conv.docx
diseño_contro_PID_discreto conv.docx
 

Último

Guia Basica para bachillerato de Circuitos Basicos
Guia Basica para bachillerato de Circuitos BasicosGuia Basica para bachillerato de Circuitos Basicos
Guia Basica para bachillerato de Circuitos BasicosJhonJairoRodriguezCe
 
investigación de los Avances tecnológicos del siglo XXI
investigación de los Avances tecnológicos del siglo XXIinvestigación de los Avances tecnológicos del siglo XXI
investigación de los Avances tecnológicos del siglo XXIhmpuellon
 
infor expo AVANCES TECNOLOGICOS DEL SIGLO 21.pptx
infor expo AVANCES TECNOLOGICOS DEL SIGLO 21.pptxinfor expo AVANCES TECNOLOGICOS DEL SIGLO 21.pptx
infor expo AVANCES TECNOLOGICOS DEL SIGLO 21.pptxgustavovasquezv56
 
presentacion_desamblado_de_una_computadora_base_a_las_normas_de_seguridad.pdf
presentacion_desamblado_de_una_computadora_base_a_las_normas_de_seguridad.pdfpresentacion_desamblado_de_una_computadora_base_a_las_normas_de_seguridad.pdf
presentacion_desamblado_de_una_computadora_base_a_las_normas_de_seguridad.pdfaxelv9257
 
EVOLUCION DE LA TECNOLOGIA Y SUS ASPECTOSpptx
EVOLUCION DE LA TECNOLOGIA Y SUS ASPECTOSpptxEVOLUCION DE LA TECNOLOGIA Y SUS ASPECTOSpptx
EVOLUCION DE LA TECNOLOGIA Y SUS ASPECTOSpptxJorgeParada26
 
presentación del desensamble y ensamble del equipo de computo en base a las n...
presentación del desensamble y ensamble del equipo de computo en base a las n...presentación del desensamble y ensamble del equipo de computo en base a las n...
presentación del desensamble y ensamble del equipo de computo en base a las n...axelv9257
 
Avances tecnológicos del siglo XXI 10-07 eyvana
Avances tecnológicos del siglo XXI 10-07 eyvanaAvances tecnológicos del siglo XXI 10-07 eyvana
Avances tecnológicos del siglo XXI 10-07 eyvanamcerpam
 
How to use Redis with MuleSoft. A quick start presentation.
How to use Redis with MuleSoft. A quick start presentation.How to use Redis with MuleSoft. A quick start presentation.
How to use Redis with MuleSoft. A quick start presentation.FlorenciaCattelani
 
Avances tecnológicos del siglo XXI y ejemplos de estos
Avances tecnológicos del siglo XXI y ejemplos de estosAvances tecnológicos del siglo XXI y ejemplos de estos
Avances tecnológicos del siglo XXI y ejemplos de estossgonzalezp1
 
Innovaciones tecnologicas en el siglo 21
Innovaciones tecnologicas en el siglo 21Innovaciones tecnologicas en el siglo 21
Innovaciones tecnologicas en el siglo 21mariacbr99
 
Buenos_Aires_Meetup_Redis_20240430_.pptx
Buenos_Aires_Meetup_Redis_20240430_.pptxBuenos_Aires_Meetup_Redis_20240430_.pptx
Buenos_Aires_Meetup_Redis_20240430_.pptxFederico Castellari
 
redes informaticas en una oficina administrativa
redes informaticas en una oficina administrativaredes informaticas en una oficina administrativa
redes informaticas en una oficina administrativanicho110
 
Resistencia extrema al cobre por un consorcio bacteriano conformado por Sulfo...
Resistencia extrema al cobre por un consorcio bacteriano conformado por Sulfo...Resistencia extrema al cobre por un consorcio bacteriano conformado por Sulfo...
Resistencia extrema al cobre por un consorcio bacteriano conformado por Sulfo...JohnRamos830530
 
Generaciones de las Computadoras..pdf...
Generaciones de las Computadoras..pdf...Generaciones de las Computadoras..pdf...
Generaciones de las Computadoras..pdf...solanocortezluisalfr
 

Último (14)

Guia Basica para bachillerato de Circuitos Basicos
Guia Basica para bachillerato de Circuitos BasicosGuia Basica para bachillerato de Circuitos Basicos
Guia Basica para bachillerato de Circuitos Basicos
 
investigación de los Avances tecnológicos del siglo XXI
investigación de los Avances tecnológicos del siglo XXIinvestigación de los Avances tecnológicos del siglo XXI
investigación de los Avances tecnológicos del siglo XXI
 
infor expo AVANCES TECNOLOGICOS DEL SIGLO 21.pptx
infor expo AVANCES TECNOLOGICOS DEL SIGLO 21.pptxinfor expo AVANCES TECNOLOGICOS DEL SIGLO 21.pptx
infor expo AVANCES TECNOLOGICOS DEL SIGLO 21.pptx
 
presentacion_desamblado_de_una_computadora_base_a_las_normas_de_seguridad.pdf
presentacion_desamblado_de_una_computadora_base_a_las_normas_de_seguridad.pdfpresentacion_desamblado_de_una_computadora_base_a_las_normas_de_seguridad.pdf
presentacion_desamblado_de_una_computadora_base_a_las_normas_de_seguridad.pdf
 
EVOLUCION DE LA TECNOLOGIA Y SUS ASPECTOSpptx
EVOLUCION DE LA TECNOLOGIA Y SUS ASPECTOSpptxEVOLUCION DE LA TECNOLOGIA Y SUS ASPECTOSpptx
EVOLUCION DE LA TECNOLOGIA Y SUS ASPECTOSpptx
 
presentación del desensamble y ensamble del equipo de computo en base a las n...
presentación del desensamble y ensamble del equipo de computo en base a las n...presentación del desensamble y ensamble del equipo de computo en base a las n...
presentación del desensamble y ensamble del equipo de computo en base a las n...
 
Avances tecnológicos del siglo XXI 10-07 eyvana
Avances tecnológicos del siglo XXI 10-07 eyvanaAvances tecnológicos del siglo XXI 10-07 eyvana
Avances tecnológicos del siglo XXI 10-07 eyvana
 
How to use Redis with MuleSoft. A quick start presentation.
How to use Redis with MuleSoft. A quick start presentation.How to use Redis with MuleSoft. A quick start presentation.
How to use Redis with MuleSoft. A quick start presentation.
 
Avances tecnológicos del siglo XXI y ejemplos de estos
Avances tecnológicos del siglo XXI y ejemplos de estosAvances tecnológicos del siglo XXI y ejemplos de estos
Avances tecnológicos del siglo XXI y ejemplos de estos
 
Innovaciones tecnologicas en el siglo 21
Innovaciones tecnologicas en el siglo 21Innovaciones tecnologicas en el siglo 21
Innovaciones tecnologicas en el siglo 21
 
Buenos_Aires_Meetup_Redis_20240430_.pptx
Buenos_Aires_Meetup_Redis_20240430_.pptxBuenos_Aires_Meetup_Redis_20240430_.pptx
Buenos_Aires_Meetup_Redis_20240430_.pptx
 
redes informaticas en una oficina administrativa
redes informaticas en una oficina administrativaredes informaticas en una oficina administrativa
redes informaticas en una oficina administrativa
 
Resistencia extrema al cobre por un consorcio bacteriano conformado por Sulfo...
Resistencia extrema al cobre por un consorcio bacteriano conformado por Sulfo...Resistencia extrema al cobre por un consorcio bacteriano conformado por Sulfo...
Resistencia extrema al cobre por un consorcio bacteriano conformado por Sulfo...
 
Generaciones de las Computadoras..pdf...
Generaciones de las Computadoras..pdf...Generaciones de las Computadoras..pdf...
Generaciones de las Computadoras..pdf...
 

Laboratorio+ +03

  • 1. UNIVERSIDAD NACIONAL DE SAN CRISTÓBAL DE HUAMANGA ESCUELA DE FORMACIÓN PROFESIONAL DE INGENIERÍA DE SISTEMAS Sistema Digitales y Arquitectura de Computadoras (IS-341) LABORATORIO NRO. 03 NOTA TEMA: Compuertas Lógicas ALUMNO: CODIGO: GRUPO: Martes 12:00 pm - 4:00 pm Viernes: 7:00 am - 8:00 am Jueve: 2:00 pm - 6:00 pm Viernes: 3:00 pm - 6:00 pm 1 OBJETIVO  Diseñar, minimizar e implementar circuitos lógicos aplicando los teoremas del Algebra de Boole y el método de simplificación de los Mapas de Karnaugh.  Simular y comprobar la equivalencia de algunos circuitos lógico con el apoyo del simulador PROTEUS ISIS. 2 INFORME PREVIO Investigar y completar los cuadros resumen de la hojas de especificaciones técnicas de los siguientes circuitos integrados: 74LS00, 74LS02, 74LS04, 74LS08, 74LS10, 74LS11, 74LS32, 74LS86. Condiciones de operación recomendados: Símbolo Parámetro Mínimo Nominal Máximo Unidad VCC Voltaje de suministro VIH Voltaje de entrada de nivel alto VIL Voltaje de entrada de nivel bajo IOH Corriente de salida en nivel alto IOL Corriente de salida en nivel bajo TA Temperatura de operación (aire libre) Características eléctricas: Símbolo Parámetro Condiciones Mínimo Típico Máximo Unidad Voltaje de VCC=mín, IOH=máx, VOH salida en alto VIL=máx. nivel Voltaje de VCC=mín, IOL=máx, VOL salida en bajo VIH=mín. nivel VCC=mín, IOL=4 mA Nota: valores típicos son con VCC=5V y TA=25°C. Ing. Christian Lezama Cuellar Semestre 2012 - I Página 1 de 9
  • 2. UNIVERSIDAD NACIONAL DE SAN CRISTÓBAL DE HUAMANGA ESCUELA DE FORMACIÓN PROFESIONAL DE INGENIERÍA DE SISTEMAS Sistema Digitales y Arquitectura de Computadoras (IS-341) 3 MATERIALES REQUERIDOS  Software de simulación PROTEUS ISIS v.7.5 SP3 4 INFORMACIÓN TEÓRICA El alumno deberá revisar la información referente a:  Los postulados y teoremas del algebra de Boole.  Funciones y circuitos lógicos.  Formas canónicas de las funciones lógicas.  Método del mapa de Karnaugh para simplificación de funciones lógicas. 5 DESARROLLO DE LA PRÁCTICA 5.1 MINIMIZACIÓN EL CIRCUITO LÓGICO “FA”  Implementar en el PROTEUS Isis, el circuito lógico de la siguiente figura. Ing. Christian Lezama Cuellar Semestre 2012 - I Página 2 de 9
  • 3. UNIVERSIDAD NACIONAL DE SAN CRISTÓBAL DE HUAMANGA ESCUELA DE FORMACIÓN PROFESIONAL DE INGENIERÍA DE SISTEMAS Sistema Digitales y Arquitectura de Computadoras (IS-341)  Para la simulación, manipular los controles de estado lógico correspondientes a las variables binarias (X, Y, Z) y anotar en la tabla, el estado lógico de las funciones lógicas S y C, representados por los probadores lógicos. Variables de Término para Suma de Término para Producto de Salida Entrada Productos Sumas X Y Z C S C S C S 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1  Complete la tabla, con los términos algebraicos que corresponde, tal que permita representar las funciones S y C mediante las siguientes formas canónicas: Suma de productos y Producto de sumas.  Represente algebraicamente las funciones S y C tal como se requiere: C(x,y,z) = Σ( , , , ) = .......................................................................................................................... C(x,y,z) = Π( , , , ) = .......................................................................................................................... S(x,y,z) = Σ( , , , ) = .......................................................................................................................... S(x,y,z) = Π( , , , ) = ..........................................................................................................................  Partiendo de la forma canónica “Suma de productos”, minimizar cada una de las expresiones haciendo uso de los teoremas de Algebra de Boole. S(x,y,z) = .................................................................................................................................................... S(x,y,z) = .................................................................................................................................................... S(x,y,z) = .................................................................................................................................................... C(x,y,z) = .................................................................................................................................................... C(x,y,z) = .................................................................................................................................................... Expresión final de S(x,y,z) = ................................................................................................................. Expresión final de C(x,y,z) = .................................................................................................................  Con los datos de la tabla desarrollada, represente las funciones S y C en el mapa de Karnaugh. Ing. Christian Lezama Cuellar Semestre 2012 - I Página 3 de 9
  • 4. UNIVERSIDAD NACIONAL DE SAN CRISTÓBAL DE HUAMANGA ESCUELA DE FORMACIÓN PROFESIONAL DE INGENIERÍA DE SISTEMAS Sistema Digitales y Arquitectura de Computadoras (IS-341) Para la función S: Para la función C: YZ YZ X 00 01 11 10 X 00 01 11 10 0 0 1 1  Partiendo del mapa de Karnaugh, determine las expresiones algebraicas minimizadas. S(x,y,z) = ................................................................................................................................................... S(x,y,z) = ................................................................................................................................................... C(x,y,z) = ................................................................................................................................................... C(x,y,z) = ................................................................................................................................................... Expresión final de S(x,y,z) = ................................................................................................................. Expresión final de C(x,y,z) = .................................................................................................................  En el recuadro siguiente, dibuje el circuito lógico que representa la solución a las funciones lógicas S y C mejor optimizadas.  Observaciones Ing. Christian Lezama Cuellar Semestre 2012 - I Página 4 de 9
  • 5. UNIVERSIDAD NACIONAL DE SAN CRISTÓBAL DE HUAMANGA ESCUELA DE FORMACIÓN PROFESIONAL DE INGENIERÍA DE SISTEMAS Sistema Digitales y Arquitectura de Computadoras (IS-341) 5.2 MINIMIZACIÓN DEL CIRCUITO LÓGICO “FS”  Implementar en el PROTEUS Isis, el circuito lógico de la siguiente figura.  Para la simulación, manipular los controles de estado lógico correspondientes a las variables binarias (X, Y, Z) y anotar en la tabla, el estado lógico de las funciones lógicas R y D, representados por los probadores lógicos. Variables de Término para Suma de Término para Producto de Salida Entrada Productos Sumas X Y Z R D R D R D 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1  Complete la tabla, con los términos algebraicos que corresponde, tal que permita representar las funciones R y D mediante las siguientes formas canónicas: Suma de productos y Producto de sumas.  Represente algebraicamente las funciones R y D tal como se requiere: R(x,y,z) = Σ( , , , ) = .......................................................................................................................... Ing. Christian Lezama Cuellar Semestre 2012 - I Página 5 de 9
  • 6. UNIVERSIDAD NACIONAL DE SAN CRISTÓBAL DE HUAMANGA ESCUELA DE FORMACIÓN PROFESIONAL DE INGENIERÍA DE SISTEMAS Sistema Digitales y Arquitectura de Computadoras (IS-341) R(x,y,z) = Π( , , , ) = .......................................................................................................................... D(x,y,z) = Σ( , , , ) = .......................................................................................................................... D(x,y,z) = Π( , , , ) = ..........................................................................................................................  Partiendo de la forma canónica “Producto de sumas”, minimizar cada una de las expresiones haciendo uso de los teoremas de Algebra de Boole. R(x,y,z) = .................................................................................................................................................... R(x,y,z) = .................................................................................................................................................... R(x,y,z) = .................................................................................................................................................... D(x,y,z) = .................................................................................................................................................... D(x,y,z) = .................................................................................................................................................... Expresión final de R(x,y,z) = ................................................................................................................. Expresión final de D(x,y,z) = .................................................................................................................  Con los datos de la tabla desarrollada, represente las funciones R y D en el mapa de Karnaugh. Para la función R: Para la función D: YZ YZ X 00 01 11 10 X 00 01 11 10 0 0 1 1  Partiendo del mapa de Karnaugh, determine las expresiones algebraicas minimizadas. R(x,y,z) = ................................................................................................................................................... R(x,y,z) = ................................................................................................................................................... D(x,y,z) = ................................................................................................................................................... D(x,y,z) = ................................................................................................................................................... Expresión final de R(x,y,z) = ................................................................................................................. Expresión final de D(x,y,z) = .................................................................................................................  En el recuadro siguiente, dibuje el circuito lógico que representa la solución a las funciones lógicas R y D mejor optimizadas. Ing. Christian Lezama Cuellar Semestre 2012 - I Página 6 de 9
  • 7. UNIVERSIDAD NACIONAL DE SAN CRISTÓBAL DE HUAMANGA ESCUELA DE FORMACIÓN PROFESIONAL DE INGENIERÍA DE SISTEMAS Sistema Digitales y Arquitectura de Computadoras (IS-341)  Observaciones 5.3 DISEÑO DE UN COMPARADOR BINARIO DE 2 BITS  Sean las variables binarias de dos bits: A y B (A=A1 A0 y B=B1 B0). Completar el diseño determinando la expresión algebraica minimizada de F1, F2 y F3. Ejemplo: para comparar los bits X y Y: X Y F1(X < Y) F2(X = Y) F3(X > Y) (X < Y) : F1 = ̅ 0 0 0 1 0 0 1 1 0 0 (X = Y) : F2 = 1 0 0 0 1 ̅ (X > Y) : F3 = 1 1 0 1 0 Entonces, utilizando el ejemplo, completar la expresión algebraica para comparar los números A y B. A < B: F1 = (A1 < B1) + (A1 = B1).(A0 < B0) A = B: F2 = (A1 = B1).(A0 = B0) A > B: F3 = (A1 > B1) + (A1 = B1).(A0 > B0) F1 = ..................................................................................................................................... F1 = ..................................................................................................................................... Ing. Christian Lezama Cuellar Semestre 2012 - I Página 7 de 9
  • 8. UNIVERSIDAD NACIONAL DE SAN CRISTÓBAL DE HUAMANGA ESCUELA DE FORMACIÓN PROFESIONAL DE INGENIERÍA DE SISTEMAS Sistema Digitales y Arquitectura de Computadoras (IS-341) F2 = ..................................................................................................................................... F2 = ..................................................................................................................................... F3 = ..................................................................................................................................... F3 = .....................................................................................................................................  En el recuadro siguiente, dibujar el circuito lógico que representa la solución a cada una de las funciones minimizadas.  Implementar en el PROTEUS Isis, el esquema anterior tal que permita mostrar los resultados de las comparaciones: LEDF1=ON si (A<B), LEDF2=ON si (A=B) y LEDF3=ON si (A<B).  Durante la simulación, manipular los controles de estado lógico (A1, A0, B1, B0) y anotar en la siguiente tabla el resultado mostrado por los LEDs. Números a Compara Resultado de la Comparación A1 A0 B1 B0 LEDF1 LEDF2 LEDF3 0 0 0 0 0 0 0 1 0 0 1 0 0 0 1 1 0 1 0 0 0 1 0 1 0 1 1 0 0 1 1 1 Ing. Christian Lezama Cuellar Semestre 2012 - I Página 8 de 9
  • 9. UNIVERSIDAD NACIONAL DE SAN CRISTÓBAL DE HUAMANGA ESCUELA DE FORMACIÓN PROFESIONAL DE INGENIERÍA DE SISTEMAS Sistema Digitales y Arquitectura de Computadoras (IS-341) 1 0 0 0 1 0 0 1 1 0 1 0 1 0 1 1 1 1 0 0 1 1 0 1 1 1 1 0 1 1 1 1  Observaciones 6 CONCLUSIONES 7 BIBLIOGRAFÍA 8 ANEXO Ubicación de componentes en la ventana “Pick Devices” Dispositivo Librería Sub-categoría Categoría AND, OR, NOT ACTIVE Gates Simulator Primitives NAND; NOR, XOR ACTIVE Gates Simulator Primitives 74LS11 74LS Gates and Inverters TTL 74LS series LOGICSTATE ACTIVE Logic Stimuli Debugging Tools LOGICPROBE (BIG) ACTIVE Logic Probes Debugging Tools Ing. Christian Lezama Cuellar Semestre 2012 - I Página 9 de 9