SlideShare uma empresa Scribd logo
1 de 21
Baixar para ler offline
Compuertas Lógicas
    M. en C. Erika Vilches


          Parte 2
Compuerta OR
• Tiene dos o más entradas y una sola salida.
• Produce una salida ALTA cuando cualquiera
  de las entradas es ALTA. La salida es BAJA
  solamente cuando todas las entradas son
  BAJAS.
• Una compuerta OR determina cuando una o
  mas de sus entradas son ALTAS y produce
  una salida ALTA para indicar esta condición.
Los 4 casos posibles para dos entradas




Tabla de verdad para la compuerta OR
Operación con ondas de entrada
Expresiones Lógicas
para una compuerta OR
• La función lógica OR de dos variables se
  representa matemáticamente por un + entre
  las dos variables, A+B
• Las reglas básicas de la suma en álgebra
  booleana son:




• La suma booleana es lo mismo que la
  función OR
• Tenga en cuenta que la suma booleana
  difiere de la suma binaria en el caso donde
  dos 1s se suman.
• No hay carry en una suma booleana.
• La operación de una compuerta OR de dos
  entradas puede expresarse:
Ejemplo de Aplicación




Circuito de detección de intrusos simplificado
Compuerta XOR
• Tiene solo 2 entradas.
• La salida es ALTA solo cuando ambas
  entradas se encuentran en niveles lógicos
  opuestos.




  Las 4 posibilidades de la compuerta XOR
Tabla de verdad para la compuerta XOR




Circuito para detectar una falla en dos
circuitos idénticos trabajando en paralelo
Medio Sumador
•   Reglas básicas de la suma →


•   Estas operaciones son llevas a cabo por un
    circuito llamado medio sumador.

•   Acepta dos dígitos binarios en las entradas y
    produce dos digitos binarios en sus salidas, un
    bit con la suma y un bit para el carry.
Lógica del Medio
          Sumador
• El carry de salida (Cout) es 1 solamente
  cuando A y B son 1s, por lo tanto Cout se
  puede expresar como el AND de las
  variables de entrada →
• La salida con la suma es 1 solo cuando las
  variables de entrada A y B no son iguales,
  por lo tanto la suma se puede expresar
  como el XOR de las variables de
  entrada →
Tabla de verdad para un medio sumador




De las ecuaciones del medio sumador,
podemos obtener su implementación lógica
Sumador Completo
• Acepta dos bits de entrada y un carry.
  Genera una suma de salida y un carry de
  salida.
• Acepta un carry de entrada (Cin), a
  diferencia del medio sumador




  Símbolo lógico para el sumador completo
Tabla de verdad para el sumador completo
Lógica del Sumador
        Completo
• De el medio sumador, sabemos que la suma
  de las entradas A y B es el XOR de esas
  variables.
• Para sumar el Cin a los bits de entrada, se
  debe XORear con         , llegando a la
  ecuación →
• El Cout es 1 cuando ambas entradas del
  primer XOR son 1s, o cuando ambas
  entradas del segundo XOR son 1s (estudiar
  la tabla)
• Por lo tanto Cout se produce con las
  entradas A ANDeada con B y A XOR B
  ANDeado con Cin. Estos dos términos se
  ORean, para dar →
+          =                                ≡


                         Un sumador completo
Dos medios sumadores



                          ≡

                              Un sumador completo

   Un sumador completo
Sumadores Binarios
       Paralelos
• Un sumados completo es capaz de 2
  números de 1 bit y un carry.
• Para sumar números binarios de más de 1
  bit, se utilizan sumadores completos
  adicionales.
• Se requiere un sumador completo por bit.
  Por lo tanto para 2 bits se necesitan 2
  sumadores, para 4 bits, 4 sumadores, etc.
Sumadores Paralelos de
       4 bits




            ¿Qué hacer para 8 bits?
            Utilizar 2 sumadores de 4 bits
            (Cout → Cin)
Ejemplo de Aplicación
Sumador y restador en complemento a dos
para números binarios de 4 bits con detección
de overflow

Mais conteúdo relacionado

Mais procurados

Circuitos combinacionales
Circuitos combinacionalesCircuitos combinacionales
Circuitos combinacionalesJonathan P C
 
Sumador de 2bits
Sumador de 2bitsSumador de 2bits
Sumador de 2bitsJosue Lemon
 
Ejercicios de Multiplexores y decodificadores
Ejercicios de Multiplexores y decodificadoresEjercicios de Multiplexores y decodificadores
Ejercicios de Multiplexores y decodificadoresBertha Vega
 
Algebra Booleana
Algebra BooleanaAlgebra Booleana
Algebra Booleanadesarrollo3
 
Informe practica #1 23 06-17
Informe practica #1 23 06-17Informe practica #1 23 06-17
Informe practica #1 23 06-17Zambrano Daniel
 
Electronica analisis a pequeña señal fet
Electronica  analisis a pequeña señal fetElectronica  analisis a pequeña señal fet
Electronica analisis a pequeña señal fetVelmuz Buzz
 
Contadores a y s síncronos
Contadores a y s síncronosContadores a y s síncronos
Contadores a y s síncronosDiego Ayala
 
Práctica de flip flops
Práctica de flip flopsPráctica de flip flops
Práctica de flip flopskartorrealba
 
Contador de 0 a 7 flip flop tipo D
Contador de 0 a 7 flip flop tipo DContador de 0 a 7 flip flop tipo D
Contador de 0 a 7 flip flop tipo DCristian Rodriguez
 
16a clase otras aplicaciones de comparadores
16a clase otras aplicaciones de comparadores16a clase otras aplicaciones de comparadores
16a clase otras aplicaciones de comparadoresManuelGmoJaramillo
 
informe compuertas logicas Formato IEEE
informe compuertas logicas Formato IEEEinforme compuertas logicas Formato IEEE
informe compuertas logicas Formato IEEEMichael Vaquiro
 
Controladores pid ajuste empírico
Controladores pid ajuste empíricoControladores pid ajuste empírico
Controladores pid ajuste empíricoSeVictor Rudas Caja
 

Mais procurados (20)

Logica Combinacional
Logica CombinacionalLogica Combinacional
Logica Combinacional
 
Circuitos combinacionales
Circuitos combinacionalesCircuitos combinacionales
Circuitos combinacionales
 
Sumador de 2bits
Sumador de 2bitsSumador de 2bits
Sumador de 2bits
 
Ejercicios de Multiplexores y decodificadores
Ejercicios de Multiplexores y decodificadoresEjercicios de Multiplexores y decodificadores
Ejercicios de Multiplexores y decodificadores
 
15a clase comparadores
15a clase comparadores15a clase comparadores
15a clase comparadores
 
Algebra Booleana
Algebra BooleanaAlgebra Booleana
Algebra Booleana
 
Maquinas de estado
Maquinas de estadoMaquinas de estado
Maquinas de estado
 
Medio restador
Medio restadorMedio restador
Medio restador
 
Informe practica #1 23 06-17
Informe practica #1 23 06-17Informe practica #1 23 06-17
Informe practica #1 23 06-17
 
Sumador\Restador
Sumador\RestadorSumador\Restador
Sumador\Restador
 
Electronica analisis a pequeña señal fet
Electronica  analisis a pequeña señal fetElectronica  analisis a pequeña señal fet
Electronica analisis a pequeña señal fet
 
Contadores a y s síncronos
Contadores a y s síncronosContadores a y s síncronos
Contadores a y s síncronos
 
Práctica de flip flops
Práctica de flip flopsPráctica de flip flops
Práctica de flip flops
 
Contador de 0 a 7 flip flop tipo D
Contador de 0 a 7 flip flop tipo DContador de 0 a 7 flip flop tipo D
Contador de 0 a 7 flip flop tipo D
 
Timer 0 - Pic16F877A
Timer 0 - Pic16F877ATimer 0 - Pic16F877A
Timer 0 - Pic16F877A
 
16a clase otras aplicaciones de comparadores
16a clase otras aplicaciones de comparadores16a clase otras aplicaciones de comparadores
16a clase otras aplicaciones de comparadores
 
informe compuertas logicas Formato IEEE
informe compuertas logicas Formato IEEEinforme compuertas logicas Formato IEEE
informe compuertas logicas Formato IEEE
 
Conexión darlington transistor
Conexión darlington transistorConexión darlington transistor
Conexión darlington transistor
 
Clase MSI
Clase MSIClase MSI
Clase MSI
 
Controladores pid ajuste empírico
Controladores pid ajuste empíricoControladores pid ajuste empírico
Controladores pid ajuste empírico
 

Semelhante a Compuertas logicas 2

Sistemas Digitales Reconfigurables parte 1
Sistemas Digitales Reconfigurables parte 1Sistemas Digitales Reconfigurables parte 1
Sistemas Digitales Reconfigurables parte 1Julia Chávez Chávez
 
Electronica digital, compuertas, tabla de verdad
Electronica digital, compuertas, tabla de verdadElectronica digital, compuertas, tabla de verdad
Electronica digital, compuertas, tabla de verdadAngel Rodriguez S
 
2.3. simbología y herramientas digitales
2.3.  simbología y herramientas digitales2.3.  simbología y herramientas digitales
2.3. simbología y herramientas digitalesUtp arequipa
 
Presentación de tipos de circuitos combinacionales
Presentación de tipos de circuitos combinacionalesPresentación de tipos de circuitos combinacionales
Presentación de tipos de circuitos combinacionalesoptimusjoselorde
 
Algebra booleana y circuitos combinatorios
Algebra booleana y circuitos combinatoriosAlgebra booleana y circuitos combinatorios
Algebra booleana y circuitos combinatoriosAndoni Vasquez
 
Compuertas logicas
Compuertas logicasCompuertas logicas
Compuertas logicasAly Olvera
 
Funciones Lógicas Combinatorias
Funciones Lógicas CombinatoriasFunciones Lógicas Combinatorias
Funciones Lógicas CombinatoriasGerardo Martínez
 
Compuertas Lógicas NOR, XOR, NAND, XNOR
Compuertas Lógicas NOR, XOR, NAND, XNORCompuertas Lógicas NOR, XOR, NAND, XNOR
Compuertas Lógicas NOR, XOR, NAND, XNORCarolina Medina Salazar
 
Compuertas Logicas
Compuertas LogicasCompuertas Logicas
Compuertas Logicaswilmer
 
circuitos digitales avansys
circuitos digitales avansyscircuitos digitales avansys
circuitos digitales avansysjhonreyes28
 
Circuitos combinacionales[1][1]
Circuitos combinacionales[1][1]Circuitos combinacionales[1][1]
Circuitos combinacionales[1][1]Julian Suarez
 

Semelhante a Compuertas logicas 2 (20)

Logica matematica
Logica matematicaLogica matematica
Logica matematica
 
Logica matematica
Logica matematicaLogica matematica
Logica matematica
 
Sistemas Digitales Reconfigurables parte 1
Sistemas Digitales Reconfigurables parte 1Sistemas Digitales Reconfigurables parte 1
Sistemas Digitales Reconfigurables parte 1
 
Algebra booleana
Algebra booleanaAlgebra booleana
Algebra booleana
 
Compuertas logicas
Compuertas logicasCompuertas logicas
Compuertas logicas
 
Electronica digital, compuertas, tabla de verdad
Electronica digital, compuertas, tabla de verdadElectronica digital, compuertas, tabla de verdad
Electronica digital, compuertas, tabla de verdad
 
2.3. simbología y herramientas digitales
2.3.  simbología y herramientas digitales2.3.  simbología y herramientas digitales
2.3. simbología y herramientas digitales
 
Presentación de tipos de circuitos combinacionales
Presentación de tipos de circuitos combinacionalesPresentación de tipos de circuitos combinacionales
Presentación de tipos de circuitos combinacionales
 
Álgebra booleana
Álgebra booleanaÁlgebra booleana
Álgebra booleana
 
Tarea1. gallo
Tarea1. galloTarea1. gallo
Tarea1. gallo
 
Algebra booleana y circuitos combinatorios
Algebra booleana y circuitos combinatoriosAlgebra booleana y circuitos combinatorios
Algebra booleana y circuitos combinatorios
 
Compuertas Lógicas
Compuertas LógicasCompuertas Lógicas
Compuertas Lógicas
 
Compuertas logicas
Compuertas logicasCompuertas logicas
Compuertas logicas
 
Funciones Lógicas Combinatorias
Funciones Lógicas CombinatoriasFunciones Lógicas Combinatorias
Funciones Lógicas Combinatorias
 
Compuertas logicas
Compuertas logicasCompuertas logicas
Compuertas logicas
 
Compuertas Lógicas NOR, XOR, NAND, XNOR
Compuertas Lógicas NOR, XOR, NAND, XNORCompuertas Lógicas NOR, XOR, NAND, XNOR
Compuertas Lógicas NOR, XOR, NAND, XNOR
 
Compuertas Logicas
Compuertas LogicasCompuertas Logicas
Compuertas Logicas
 
circuitos digitales avansys
circuitos digitales avansyscircuitos digitales avansys
circuitos digitales avansys
 
Luciano
LucianoLuciano
Luciano
 
Circuitos combinacionales[1][1]
Circuitos combinacionales[1][1]Circuitos combinacionales[1][1]
Circuitos combinacionales[1][1]
 

Último

Global Azure Lima 2024 - Integración de Datos con Microsoft Fabric
Global Azure Lima 2024 - Integración de Datos con Microsoft FabricGlobal Azure Lima 2024 - Integración de Datos con Microsoft Fabric
Global Azure Lima 2024 - Integración de Datos con Microsoft FabricKeyla Dolores Méndez
 
International Women's Day Sucre 2024 (IWD)
International Women's Day Sucre 2024 (IWD)International Women's Day Sucre 2024 (IWD)
International Women's Day Sucre 2024 (IWD)GDGSucre
 
Desarrollo Web Moderno con Svelte 2024.pdf
Desarrollo Web Moderno con Svelte 2024.pdfDesarrollo Web Moderno con Svelte 2024.pdf
Desarrollo Web Moderno con Svelte 2024.pdfJulian Lamprea
 
Proyecto integrador. Las TIC en la sociedad S4.pptx
Proyecto integrador. Las TIC en la sociedad S4.pptxProyecto integrador. Las TIC en la sociedad S4.pptx
Proyecto integrador. Las TIC en la sociedad S4.pptx241521559
 
Presentación guía sencilla en Microsoft Excel.pptx
Presentación guía sencilla en Microsoft Excel.pptxPresentación guía sencilla en Microsoft Excel.pptx
Presentación guía sencilla en Microsoft Excel.pptxLolaBunny11
 
Trabajo Mas Completo De Excel en clase tecnología
Trabajo Mas Completo De Excel en clase tecnologíaTrabajo Mas Completo De Excel en clase tecnología
Trabajo Mas Completo De Excel en clase tecnologíassuserf18419
 
guía de registro de slideshare por Brayan Joseph
guía de registro de slideshare por Brayan Josephguía de registro de slideshare por Brayan Joseph
guía de registro de slideshare por Brayan JosephBRAYANJOSEPHPEREZGOM
 
POWER POINT YUCRAElabore una PRESENTACIÓN CORTA sobre el video película: La C...
POWER POINT YUCRAElabore una PRESENTACIÓN CORTA sobre el video película: La C...POWER POINT YUCRAElabore una PRESENTACIÓN CORTA sobre el video película: La C...
POWER POINT YUCRAElabore una PRESENTACIÓN CORTA sobre el video película: La C...silviayucra2
 
pruebas unitarias unitarias en java con JUNIT
pruebas unitarias unitarias en java con JUNITpruebas unitarias unitarias en java con JUNIT
pruebas unitarias unitarias en java con JUNITMaricarmen Sánchez Ruiz
 
EPA-pdf resultado da prova presencial Uninove
EPA-pdf resultado da prova presencial UninoveEPA-pdf resultado da prova presencial Uninove
EPA-pdf resultado da prova presencial UninoveFagnerLisboa3
 

Último (10)

Global Azure Lima 2024 - Integración de Datos con Microsoft Fabric
Global Azure Lima 2024 - Integración de Datos con Microsoft FabricGlobal Azure Lima 2024 - Integración de Datos con Microsoft Fabric
Global Azure Lima 2024 - Integración de Datos con Microsoft Fabric
 
International Women's Day Sucre 2024 (IWD)
International Women's Day Sucre 2024 (IWD)International Women's Day Sucre 2024 (IWD)
International Women's Day Sucre 2024 (IWD)
 
Desarrollo Web Moderno con Svelte 2024.pdf
Desarrollo Web Moderno con Svelte 2024.pdfDesarrollo Web Moderno con Svelte 2024.pdf
Desarrollo Web Moderno con Svelte 2024.pdf
 
Proyecto integrador. Las TIC en la sociedad S4.pptx
Proyecto integrador. Las TIC en la sociedad S4.pptxProyecto integrador. Las TIC en la sociedad S4.pptx
Proyecto integrador. Las TIC en la sociedad S4.pptx
 
Presentación guía sencilla en Microsoft Excel.pptx
Presentación guía sencilla en Microsoft Excel.pptxPresentación guía sencilla en Microsoft Excel.pptx
Presentación guía sencilla en Microsoft Excel.pptx
 
Trabajo Mas Completo De Excel en clase tecnología
Trabajo Mas Completo De Excel en clase tecnologíaTrabajo Mas Completo De Excel en clase tecnología
Trabajo Mas Completo De Excel en clase tecnología
 
guía de registro de slideshare por Brayan Joseph
guía de registro de slideshare por Brayan Josephguía de registro de slideshare por Brayan Joseph
guía de registro de slideshare por Brayan Joseph
 
POWER POINT YUCRAElabore una PRESENTACIÓN CORTA sobre el video película: La C...
POWER POINT YUCRAElabore una PRESENTACIÓN CORTA sobre el video película: La C...POWER POINT YUCRAElabore una PRESENTACIÓN CORTA sobre el video película: La C...
POWER POINT YUCRAElabore una PRESENTACIÓN CORTA sobre el video película: La C...
 
pruebas unitarias unitarias en java con JUNIT
pruebas unitarias unitarias en java con JUNITpruebas unitarias unitarias en java con JUNIT
pruebas unitarias unitarias en java con JUNIT
 
EPA-pdf resultado da prova presencial Uninove
EPA-pdf resultado da prova presencial UninoveEPA-pdf resultado da prova presencial Uninove
EPA-pdf resultado da prova presencial Uninove
 

Compuertas logicas 2

  • 1. Compuertas Lógicas M. en C. Erika Vilches Parte 2
  • 2. Compuerta OR • Tiene dos o más entradas y una sola salida. • Produce una salida ALTA cuando cualquiera de las entradas es ALTA. La salida es BAJA solamente cuando todas las entradas son BAJAS. • Una compuerta OR determina cuando una o mas de sus entradas son ALTAS y produce una salida ALTA para indicar esta condición.
  • 3. Los 4 casos posibles para dos entradas Tabla de verdad para la compuerta OR
  • 4. Operación con ondas de entrada
  • 5. Expresiones Lógicas para una compuerta OR • La función lógica OR de dos variables se representa matemáticamente por un + entre las dos variables, A+B • Las reglas básicas de la suma en álgebra booleana son: • La suma booleana es lo mismo que la función OR
  • 6. • Tenga en cuenta que la suma booleana difiere de la suma binaria en el caso donde dos 1s se suman. • No hay carry en una suma booleana. • La operación de una compuerta OR de dos entradas puede expresarse:
  • 7. Ejemplo de Aplicación Circuito de detección de intrusos simplificado
  • 8. Compuerta XOR • Tiene solo 2 entradas. • La salida es ALTA solo cuando ambas entradas se encuentran en niveles lógicos opuestos. Las 4 posibilidades de la compuerta XOR
  • 9. Tabla de verdad para la compuerta XOR Circuito para detectar una falla en dos circuitos idénticos trabajando en paralelo
  • 10. Medio Sumador • Reglas básicas de la suma → • Estas operaciones son llevas a cabo por un circuito llamado medio sumador. • Acepta dos dígitos binarios en las entradas y produce dos digitos binarios en sus salidas, un bit con la suma y un bit para el carry.
  • 11. Lógica del Medio Sumador • El carry de salida (Cout) es 1 solamente cuando A y B son 1s, por lo tanto Cout se puede expresar como el AND de las variables de entrada → • La salida con la suma es 1 solo cuando las variables de entrada A y B no son iguales, por lo tanto la suma se puede expresar como el XOR de las variables de entrada →
  • 12. Tabla de verdad para un medio sumador De las ecuaciones del medio sumador, podemos obtener su implementación lógica
  • 13. Sumador Completo • Acepta dos bits de entrada y un carry. Genera una suma de salida y un carry de salida. • Acepta un carry de entrada (Cin), a diferencia del medio sumador Símbolo lógico para el sumador completo
  • 14. Tabla de verdad para el sumador completo
  • 15. Lógica del Sumador Completo • De el medio sumador, sabemos que la suma de las entradas A y B es el XOR de esas variables. • Para sumar el Cin a los bits de entrada, se debe XORear con , llegando a la ecuación →
  • 16. • El Cout es 1 cuando ambas entradas del primer XOR son 1s, o cuando ambas entradas del segundo XOR son 1s (estudiar la tabla) • Por lo tanto Cout se produce con las entradas A ANDeada con B y A XOR B ANDeado con Cin. Estos dos términos se ORean, para dar →
  • 17. + = ≡ Un sumador completo Dos medios sumadores ≡ Un sumador completo Un sumador completo
  • 18. Sumadores Binarios Paralelos • Un sumados completo es capaz de 2 números de 1 bit y un carry. • Para sumar números binarios de más de 1 bit, se utilizan sumadores completos adicionales.
  • 19. • Se requiere un sumador completo por bit. Por lo tanto para 2 bits se necesitan 2 sumadores, para 4 bits, 4 sumadores, etc.
  • 20. Sumadores Paralelos de 4 bits ¿Qué hacer para 8 bits? Utilizar 2 sumadores de 4 bits (Cout → Cin)
  • 21. Ejemplo de Aplicación Sumador y restador en complemento a dos para números binarios de 4 bits con detección de overflow