SlideShare uma empresa Scribd logo
1 de 13
-1/T  -1/aT La FT generalizada del compensador de adelanto de fase para efectos de diseño es como sigue:   Kc a (s + 1/aT)  Gc(s)  =  --------------------- con a>1   (s + 1/T) Donde: Kc es la ganancia del compensador necesaria para no afectar la magnitud del sistema a controlar a es el factor de atenuación que determina la distancia entre zi y pi T es el factor de alejamiento de zi y pi desde el origen. Usualmente Kc a se presenta como un solo elemento de ganancia Kdc que se especifica según el tipo de error estacionario que se desea corregir. Para mejores resultados: - Acercar zi al origen mejora Tr y Ts pero si se  acerca demasiado aumenta Mp. - Alejar pi del origen y del zi mejora el Mp. El diagrama de bloques equivalente a este compensador sería: Donde: Kdc = Kc a Z(s)  (s + 1/aT) con a>1 P(s)  (s + 1/T) Z(s) P(s) K dc
El efecto del compensador de adelanto se observa si se analiza la respuesta en frecuencia y se ve que el compensador es un filtro pasa altas con una fase máxima  Фm y este ocurre a una frecuencia ωm que será donde queremos ubicar el nuevo cruce de ganancia del sistema compensado. Фm 1/aT  1/T
Procedimiento de diseño del controlador de adelanto de fase: Como  ωm es la media geométrica entre las frecuencias de corte del compensador se puede obtener: ωm = 1/(  a T) Y de la respuesta de fase se obtiene: a = (1+ sen Фm) / (1- sen Фm) Mientras que K dc  se obtiene de las  constantes de error estático del sistema controlado, las cuales serán especificaciones de diseño. Pasos para diseñar el compensador de adelanto de fase: 1.- Con las especificaciones de error estático calcular Kc. 2.- Mediante Bode o Nyquist determinar el MF del sistema no compensado pero con ganancia K c . 3.- Calcular el Фm requerido por el compensador y agregar un margen de 5º a 10º para compensar el desplazamiento del cruce de ganancia. 4.- Calcular a a partir de Фm. 5.- El cruce de ganancia deseado estará en ωm y será la frecuencia a la que el sistema no compensado p e ro con K c  tenga una magnitud de –10 LOG10(a) dB. 6.- Calcular T 7.- Calcular Kdc 8.- Validar
EJERCICIO 2.1 Considere el sistema:   4 G(s)  =  -----------   s(s+2) Diseñe un compensador de adelanto de fase tal que el nuevo MF sea de al menos  3 0º, la constante de error de velocidad Kv  debe asegurar un máximo de 1% de error estacionario  y un MG al menos de 10dB. Solucion:     100 (s+16.02)   Gc(s) =   ---------------------------   (s+38.38)
RESUMEN: El compensador de adelanto de fase añade un polo y un cero donde el cero está más a la derecha del polo y el efecto general es reducir los tiempos de respuesta Tr y Ts. La fase de la trayectoria directa del sistema en el nuevo cruce de ganancia se incrementa gracias a la fase máxima que incorpora el compensador. Esto mejora el MF. La pendiente de la curva de magnitud en las cercanías del cruce de ganancia se reduce lo que mejora la estabilidad relativa del sistema. El ancho de banda del sistema se incrementa por lo que se mejora la velocidad de respuesta. El error estático no se modifica con el polo y cero.
Red de atraso de fase: La función de transferencia de un controlador de adelanto de fase es: (s+zi) Gc(s)  =  -------------   (s+pi) Donde pi < zi Lo que se busca con esta FT es la de producir un corrimiento de fase  es decir aumentar el margen de fase de un sistema al cual se le conecte esta red en cascada. Si se observa la respuesta en frecuencia de la red en adelanto de fase se aprecia fácilmente que se trata de un filtro pasa bajas. Si se observa la respuesta en el tiempo se aprecia que esta red desmejora velocidad de respuesta, afecta el error en estado estable.
-1/aT  -1/T Z(s) P(s) K dc La FT generalizada del compensador de atraso de fase para efectos de diseño es como sigue:   Kc a (s + 1/aT)  Gc(s)  =  --------------------- con 0<a<1   (s + 1/T) Donde: K es la ganancia  que se escoje para cumplir alguna exigencia de error estacionario a es el factor de atenuación que determina la distancia entre zi y pi T es el factor de alejamiento de zi y pi desde el origen. Para mejores resultados: - El polo y el cero deben estar muy cercanos. - Ambos deben estar lo más cerca posible del origen. El diagrama de bloques equivalente a este compensador sería: Donde: Kdc = Kc a Z(s)  (s + 1/aT) con  0< a < 1 P(s)  (s + 1/T)
El efecto del compensador de atraso de fase se observa si se analiza la respuesta en frecuencia y se ve que el compensador es un filtro pasa bajas con una fase  mínima   Фm y este ocurre a una frecuencia ωm que será donde queremos ubicar el nuevo cruce de ganancia del sistema compensado. Фm 1/T  1/aT
Procedimiento de diseño del controlador de atraso de fase: Como  ωm es la media geométrica entre las frecuencias de corte del compensador se puede obtener: T  = 10 / (a Wm) Y de la respuesta de fase se obtiene: a =  10  -| Kc G(jw)|  /  20 Mientras que K se obtiene de las  constantes de error estático del sistema controlado, las cuales serán especificaciones de diseño. Pasos para diseñar el compensador de adelanto de fase: 1.- Con las especificaciones de error estático calcular Kc. 2.- Determinar Wm como la frecuencia a la que se cumpliría el MF deseado con Kc. 4.- Calcular a  con la ganancia del sistema con Kc en la frecuancia W m. 6.- Calcular T 7.- Calcular K dc 8.- Validar
EJERCICIO 2.2 Considere el sistema:   4 G(s)  =  -----------   s(s+2) Diseñe un compensador de  atraso  de fase tal que el nuevo MF sea de al menos  3 0º, la constante de error de velocidad Kv  debe asegurar un máximo de 1% de error estacionario  y un MG al menos de 10dB. Solucion:     2.4831 (s+0.285)   Gc(s) =   ---------------------------     (s+0.007077)
RESUMEN: El compensador de  atraso  de fase añade un polo y un cero donde el cero está más a la  izquierda  del polo y el efecto general es  aumentar  los tiempos de respuesta Tr y Ts. La fase de la trayectoria directa del sistema en el nuevo cruce de ganancia se incrementa gracias a la fase m ín i ma  que incorpora el compensador  en el cruce de ganancia . Esto mejora el MF. El ancho de banda del sistema se  reduce  por lo que se  des mejora la velocidad de respuesta. El error estático no se modifica con el polo y cero.
Red de atraso y adelanto de fase: Consiste en disponer en cascada un compensador de adelanto de fase con un compensador de atraso de fase que se han diseñado por separado. El diagrama de bloques equivalente a este compensador sería: Donde: Kdc = K a Z(s)  (s + 1/a 1 T 1 )   s + 1/a 2 T 2 )   con a 1 >1  y  0< a 2 < 1 P(s)  (s + 1/T 1 )   (s + 1/T 2 ) Z(s) P(s) K dc
EJERCICIO 2.3 Considere el sistema:   4 G(s)  =  -----------   s(s+2) Diseñe un compensador de adelanto  y atraso de  fase tal que el nuevo MF sea de al menos  3 0º, la constante de error de velocidad Kv  debe asegurar un máximo de 1% de error estacionario  y un MG al menos de 10dB. Solucion:     2.4831 (s+16.02) (s+0.285)    Gc(s) =   -------------------------------------------   (s+38.38) (s+0.007077) ¿Cuál de los 3 tomaría Ud. para implementar un sistema de control?

Mais conteúdo relacionado

Mais procurados

Amplificadores diferenciales y en cascada
Amplificadores diferenciales y en cascadaAmplificadores diferenciales y en cascada
Amplificadores diferenciales y en cascada
AnaCegarra
 
Electronica analisis a pequeña señal fet
Electronica  analisis a pequeña señal fetElectronica  analisis a pequeña señal fet
Electronica analisis a pequeña señal fet
Velmuz Buzz
 
Amplificadores multiplicadores
Amplificadores multiplicadoresAmplificadores multiplicadores
Amplificadores multiplicadores
Zaiida Lozano
 
Analisis de error en estado estacionario
Analisis de error en estado estacionarioAnalisis de error en estado estacionario
Analisis de error en estado estacionario
Henry Alvarado
 

Mais procurados (20)

2.6. Rectificador de Onda Completa
2.6. Rectificador de Onda Completa2.6. Rectificador de Onda Completa
2.6. Rectificador de Onda Completa
 
Control digital: Retenedor de orden cero y uno
Control digital: Retenedor de orden cero y uno Control digital: Retenedor de orden cero y uno
Control digital: Retenedor de orden cero y uno
 
Problemas de Regulación Automática
Problemas de Regulación AutomáticaProblemas de Regulación Automática
Problemas de Regulación Automática
 
Resumen potencia
Resumen potenciaResumen potencia
Resumen potencia
 
Muestreo y cuantificación de una señal analógica con MatLab
Muestreo y cuantificación de una señal analógica con MatLabMuestreo y cuantificación de una señal analógica con MatLab
Muestreo y cuantificación de una señal analógica con MatLab
 
8 2 convertidor-analogico_-digital
8 2 convertidor-analogico_-digital8 2 convertidor-analogico_-digital
8 2 convertidor-analogico_-digital
 
Amplificadores diferenciales y en cascada
Amplificadores diferenciales y en cascadaAmplificadores diferenciales y en cascada
Amplificadores diferenciales y en cascada
 
Electronica analisis a pequeña señal fet
Electronica  analisis a pequeña señal fetElectronica  analisis a pequeña señal fet
Electronica analisis a pequeña señal fet
 
Filtros activos en general
Filtros activos en generalFiltros activos en general
Filtros activos en general
 
Temporizador(555 astable timer)
Temporizador(555 astable timer)Temporizador(555 astable timer)
Temporizador(555 astable timer)
 
Transistores mosfet configuracion y polarizacion
Transistores mosfet configuracion y polarizacionTransistores mosfet configuracion y polarizacion
Transistores mosfet configuracion y polarizacion
 
Practica #15 modulacion - demodulacion FSK
Practica #15 modulacion - demodulacion FSKPractica #15 modulacion - demodulacion FSK
Practica #15 modulacion - demodulacion FSK
 
Amplificadores multiplicadores
Amplificadores multiplicadoresAmplificadores multiplicadores
Amplificadores multiplicadores
 
Analisis de error en estado estacionario
Analisis de error en estado estacionarioAnalisis de error en estado estacionario
Analisis de error en estado estacionario
 
2da tarea de control
2da tarea de control2da tarea de control
2da tarea de control
 
Control automatico
Control automaticoControl automatico
Control automatico
 
Compensadores adelanto-y-atraso
Compensadores adelanto-y-atrasoCompensadores adelanto-y-atraso
Compensadores adelanto-y-atraso
 
Unidad 3 c3-control /FUNCION DE TRANFERENCIA PULSO
Unidad 3 c3-control /FUNCION DE TRANFERENCIA PULSOUnidad 3 c3-control /FUNCION DE TRANFERENCIA PULSO
Unidad 3 c3-control /FUNCION DE TRANFERENCIA PULSO
 
Generadores de Señal y Conformadores de Ondas Con Circuitos Monoestable y Ast...
Generadores de Señal y Conformadores de Ondas Con Circuitos Monoestable y Ast...Generadores de Señal y Conformadores de Ondas Con Circuitos Monoestable y Ast...
Generadores de Señal y Conformadores de Ondas Con Circuitos Monoestable y Ast...
 
Modelo híbrido del bjt
Modelo híbrido del bjtModelo híbrido del bjt
Modelo híbrido del bjt
 

Semelhante a Clase 6 - Diseño de controladores por Respuesta en Frecuencia

Clase 6
Clase 6Clase 6
Clase 6
UNEFA
 
C ad atfre
C ad atfreC ad atfre
C ad atfre
UNEFA
 
C ad atldr
C ad atldrC ad atldr
C ad atldr
UNEFA
 
Compensador atraso
Compensador atrasoCompensador atraso
Compensador atraso
Ladyy Hualpa
 
Compensador atraso
Compensador atrasoCompensador atraso
Compensador atraso
Ladyy Hualpa
 
463941896-1-4-Diseno-de-compensador-adelanto-atraso-y-controlador-PID-pptx (1...
463941896-1-4-Diseno-de-compensador-adelanto-atraso-y-controlador-PID-pptx (1...463941896-1-4-Diseno-de-compensador-adelanto-atraso-y-controlador-PID-pptx (1...
463941896-1-4-Diseno-de-compensador-adelanto-atraso-y-controlador-PID-pptx (1...
David Mora Cusicuna
 
Diseño de compensadores en bode ad y atr con ejemplo
Diseño de compensadores en bode ad y atr con ejemploDiseño de compensadores en bode ad y atr con ejemplo
Diseño de compensadores en bode ad y atr con ejemplo
Sergio Aza
 
Redes de compensacion
Redes de compensacionRedes de compensacion
Redes de compensacion
UNEFA
 
Ejercicios metodo de loop shapping
Ejercicios metodo de loop shappingEjercicios metodo de loop shapping
Ejercicios metodo de loop shapping
Bankai06
 

Semelhante a Clase 6 - Diseño de controladores por Respuesta en Frecuencia (20)

Clase 6
Clase 6Clase 6
Clase 6
 
Ingeniería de control: Tema 2. compensación RF
Ingeniería de control: Tema 2. compensación RFIngeniería de control: Tema 2. compensación RF
Ingeniería de control: Tema 2. compensación RF
 
C ad atfre
C ad atfreC ad atfre
C ad atfre
 
C ad atldr
C ad atldrC ad atldr
C ad atldr
 
Diseno frecuencial
Diseno frecuencialDiseno frecuencial
Diseno frecuencial
 
Compensador atraso
Compensador atrasoCompensador atraso
Compensador atraso
 
Compensador atraso
Compensador atrasoCompensador atraso
Compensador atraso
 
463941896-1-4-Diseno-de-compensador-adelanto-atraso-y-controlador-PID-pptx (1...
463941896-1-4-Diseno-de-compensador-adelanto-atraso-y-controlador-PID-pptx (1...463941896-1-4-Diseno-de-compensador-adelanto-atraso-y-controlador-PID-pptx (1...
463941896-1-4-Diseno-de-compensador-adelanto-atraso-y-controlador-PID-pptx (1...
 
Diseño de compensadores en bode ad y atr con ejemplo
Diseño de compensadores en bode ad y atr con ejemploDiseño de compensadores en bode ad y atr con ejemplo
Diseño de compensadores en bode ad y atr con ejemplo
 
Matlab2
Matlab2Matlab2
Matlab2
 
Matlab2
Matlab2Matlab2
Matlab2
 
Redes de compensacion
Redes de compensacionRedes de compensacion
Redes de compensacion
 
Proyecto de controladores en frecuencia
Proyecto de controladores en frecuenciaProyecto de controladores en frecuencia
Proyecto de controladores en frecuencia
 
Compensación Lugar Geométrico de las Raíces
Compensación Lugar Geométrico de las RaícesCompensación Lugar Geométrico de las Raíces
Compensación Lugar Geométrico de las Raíces
 
5to laboratorio
5to laboratorio5to laboratorio
5to laboratorio
 
Ejercicios metodo de loop shapping
Ejercicios metodo de loop shappingEjercicios metodo de loop shapping
Ejercicios metodo de loop shapping
 
SINTESIS DE CONTROLADORES-TEORÍA DE CONTROL DE PROCESOS.pdf
SINTESIS DE CONTROLADORES-TEORÍA DE CONTROL DE PROCESOS.pdfSINTESIS DE CONTROLADORES-TEORÍA DE CONTROL DE PROCESOS.pdf
SINTESIS DE CONTROLADORES-TEORÍA DE CONTROL DE PROCESOS.pdf
 
Pid
PidPid
Pid
 
Qam1
Qam1Qam1
Qam1
 
1.2 control pid INGENIERIA DEL CONTROL
1.2 control pid INGENIERIA DEL CONTROL1.2 control pid INGENIERIA DEL CONTROL
1.2 control pid INGENIERIA DEL CONTROL
 

Último

EPA-pdf resultado da prova presencial Uninove
EPA-pdf resultado da prova presencial UninoveEPA-pdf resultado da prova presencial Uninove
EPA-pdf resultado da prova presencial Uninove
FagnerLisboa3
 
Modulo-Mini Cargador.................pdf
Modulo-Mini Cargador.................pdfModulo-Mini Cargador.................pdf
Modulo-Mini Cargador.................pdf
AnnimoUno1
 

Último (11)

Avances tecnológicos del siglo XXI y ejemplos de estos
Avances tecnológicos del siglo XXI y ejemplos de estosAvances tecnológicos del siglo XXI y ejemplos de estos
Avances tecnológicos del siglo XXI y ejemplos de estos
 
Avances tecnológicos del siglo XXI 10-07 eyvana
Avances tecnológicos del siglo XXI 10-07 eyvanaAvances tecnológicos del siglo XXI 10-07 eyvana
Avances tecnológicos del siglo XXI 10-07 eyvana
 
How to use Redis with MuleSoft. A quick start presentation.
How to use Redis with MuleSoft. A quick start presentation.How to use Redis with MuleSoft. A quick start presentation.
How to use Redis with MuleSoft. A quick start presentation.
 
pruebas unitarias unitarias en java con JUNIT
pruebas unitarias unitarias en java con JUNITpruebas unitarias unitarias en java con JUNIT
pruebas unitarias unitarias en java con JUNIT
 
EPA-pdf resultado da prova presencial Uninove
EPA-pdf resultado da prova presencial UninoveEPA-pdf resultado da prova presencial Uninove
EPA-pdf resultado da prova presencial Uninove
 
Innovaciones tecnologicas en el siglo 21
Innovaciones tecnologicas en el siglo 21Innovaciones tecnologicas en el siglo 21
Innovaciones tecnologicas en el siglo 21
 
Modulo-Mini Cargador.................pdf
Modulo-Mini Cargador.................pdfModulo-Mini Cargador.................pdf
Modulo-Mini Cargador.................pdf
 
Resistencia extrema al cobre por un consorcio bacteriano conformado por Sulfo...
Resistencia extrema al cobre por un consorcio bacteriano conformado por Sulfo...Resistencia extrema al cobre por un consorcio bacteriano conformado por Sulfo...
Resistencia extrema al cobre por un consorcio bacteriano conformado por Sulfo...
 
PROYECTO FINAL. Tutorial para publicar en SlideShare.pptx
PROYECTO FINAL. Tutorial para publicar en SlideShare.pptxPROYECTO FINAL. Tutorial para publicar en SlideShare.pptx
PROYECTO FINAL. Tutorial para publicar en SlideShare.pptx
 
Refrigerador_Inverter_Samsung_Curso_y_Manual_de_Servicio_Español.pdf
Refrigerador_Inverter_Samsung_Curso_y_Manual_de_Servicio_Español.pdfRefrigerador_Inverter_Samsung_Curso_y_Manual_de_Servicio_Español.pdf
Refrigerador_Inverter_Samsung_Curso_y_Manual_de_Servicio_Español.pdf
 
EL CICLO PRÁCTICO DE UN MOTOR DE CUATRO TIEMPOS.pptx
EL CICLO PRÁCTICO DE UN MOTOR DE CUATRO TIEMPOS.pptxEL CICLO PRÁCTICO DE UN MOTOR DE CUATRO TIEMPOS.pptx
EL CICLO PRÁCTICO DE UN MOTOR DE CUATRO TIEMPOS.pptx
 

Clase 6 - Diseño de controladores por Respuesta en Frecuencia

  • 1. -1/T -1/aT La FT generalizada del compensador de adelanto de fase para efectos de diseño es como sigue: Kc a (s + 1/aT) Gc(s) = --------------------- con a>1 (s + 1/T) Donde: Kc es la ganancia del compensador necesaria para no afectar la magnitud del sistema a controlar a es el factor de atenuación que determina la distancia entre zi y pi T es el factor de alejamiento de zi y pi desde el origen. Usualmente Kc a se presenta como un solo elemento de ganancia Kdc que se especifica según el tipo de error estacionario que se desea corregir. Para mejores resultados: - Acercar zi al origen mejora Tr y Ts pero si se acerca demasiado aumenta Mp. - Alejar pi del origen y del zi mejora el Mp. El diagrama de bloques equivalente a este compensador sería: Donde: Kdc = Kc a Z(s) (s + 1/aT) con a>1 P(s) (s + 1/T) Z(s) P(s) K dc
  • 2. El efecto del compensador de adelanto se observa si se analiza la respuesta en frecuencia y se ve que el compensador es un filtro pasa altas con una fase máxima Фm y este ocurre a una frecuencia ωm que será donde queremos ubicar el nuevo cruce de ganancia del sistema compensado. Фm 1/aT 1/T
  • 3. Procedimiento de diseño del controlador de adelanto de fase: Como ωm es la media geométrica entre las frecuencias de corte del compensador se puede obtener: ωm = 1/( a T) Y de la respuesta de fase se obtiene: a = (1+ sen Фm) / (1- sen Фm) Mientras que K dc se obtiene de las constantes de error estático del sistema controlado, las cuales serán especificaciones de diseño. Pasos para diseñar el compensador de adelanto de fase: 1.- Con las especificaciones de error estático calcular Kc. 2.- Mediante Bode o Nyquist determinar el MF del sistema no compensado pero con ganancia K c . 3.- Calcular el Фm requerido por el compensador y agregar un margen de 5º a 10º para compensar el desplazamiento del cruce de ganancia. 4.- Calcular a a partir de Фm. 5.- El cruce de ganancia deseado estará en ωm y será la frecuencia a la que el sistema no compensado p e ro con K c tenga una magnitud de –10 LOG10(a) dB. 6.- Calcular T 7.- Calcular Kdc 8.- Validar
  • 4. EJERCICIO 2.1 Considere el sistema: 4 G(s) = ----------- s(s+2) Diseñe un compensador de adelanto de fase tal que el nuevo MF sea de al menos 3 0º, la constante de error de velocidad Kv debe asegurar un máximo de 1% de error estacionario y un MG al menos de 10dB. Solucion: 100 (s+16.02) Gc(s) = --------------------------- (s+38.38)
  • 5. RESUMEN: El compensador de adelanto de fase añade un polo y un cero donde el cero está más a la derecha del polo y el efecto general es reducir los tiempos de respuesta Tr y Ts. La fase de la trayectoria directa del sistema en el nuevo cruce de ganancia se incrementa gracias a la fase máxima que incorpora el compensador. Esto mejora el MF. La pendiente de la curva de magnitud en las cercanías del cruce de ganancia se reduce lo que mejora la estabilidad relativa del sistema. El ancho de banda del sistema se incrementa por lo que se mejora la velocidad de respuesta. El error estático no se modifica con el polo y cero.
  • 6. Red de atraso de fase: La función de transferencia de un controlador de adelanto de fase es: (s+zi) Gc(s) = ------------- (s+pi) Donde pi < zi Lo que se busca con esta FT es la de producir un corrimiento de fase es decir aumentar el margen de fase de un sistema al cual se le conecte esta red en cascada. Si se observa la respuesta en frecuencia de la red en adelanto de fase se aprecia fácilmente que se trata de un filtro pasa bajas. Si se observa la respuesta en el tiempo se aprecia que esta red desmejora velocidad de respuesta, afecta el error en estado estable.
  • 7. -1/aT -1/T Z(s) P(s) K dc La FT generalizada del compensador de atraso de fase para efectos de diseño es como sigue: Kc a (s + 1/aT) Gc(s) = --------------------- con 0<a<1 (s + 1/T) Donde: K es la ganancia que se escoje para cumplir alguna exigencia de error estacionario a es el factor de atenuación que determina la distancia entre zi y pi T es el factor de alejamiento de zi y pi desde el origen. Para mejores resultados: - El polo y el cero deben estar muy cercanos. - Ambos deben estar lo más cerca posible del origen. El diagrama de bloques equivalente a este compensador sería: Donde: Kdc = Kc a Z(s) (s + 1/aT) con 0< a < 1 P(s) (s + 1/T)
  • 8. El efecto del compensador de atraso de fase se observa si se analiza la respuesta en frecuencia y se ve que el compensador es un filtro pasa bajas con una fase mínima Фm y este ocurre a una frecuencia ωm que será donde queremos ubicar el nuevo cruce de ganancia del sistema compensado. Фm 1/T 1/aT
  • 9. Procedimiento de diseño del controlador de atraso de fase: Como ωm es la media geométrica entre las frecuencias de corte del compensador se puede obtener: T = 10 / (a Wm) Y de la respuesta de fase se obtiene: a = 10 -| Kc G(jw)| / 20 Mientras que K se obtiene de las constantes de error estático del sistema controlado, las cuales serán especificaciones de diseño. Pasos para diseñar el compensador de adelanto de fase: 1.- Con las especificaciones de error estático calcular Kc. 2.- Determinar Wm como la frecuencia a la que se cumpliría el MF deseado con Kc. 4.- Calcular a con la ganancia del sistema con Kc en la frecuancia W m. 6.- Calcular T 7.- Calcular K dc 8.- Validar
  • 10. EJERCICIO 2.2 Considere el sistema: 4 G(s) = ----------- s(s+2) Diseñe un compensador de atraso de fase tal que el nuevo MF sea de al menos 3 0º, la constante de error de velocidad Kv debe asegurar un máximo de 1% de error estacionario y un MG al menos de 10dB. Solucion: 2.4831 (s+0.285) Gc(s) = --------------------------- (s+0.007077)
  • 11. RESUMEN: El compensador de atraso de fase añade un polo y un cero donde el cero está más a la izquierda del polo y el efecto general es aumentar los tiempos de respuesta Tr y Ts. La fase de la trayectoria directa del sistema en el nuevo cruce de ganancia se incrementa gracias a la fase m ín i ma que incorpora el compensador en el cruce de ganancia . Esto mejora el MF. El ancho de banda del sistema se reduce por lo que se des mejora la velocidad de respuesta. El error estático no se modifica con el polo y cero.
  • 12. Red de atraso y adelanto de fase: Consiste en disponer en cascada un compensador de adelanto de fase con un compensador de atraso de fase que se han diseñado por separado. El diagrama de bloques equivalente a este compensador sería: Donde: Kdc = K a Z(s) (s + 1/a 1 T 1 ) s + 1/a 2 T 2 ) con a 1 >1 y 0< a 2 < 1 P(s) (s + 1/T 1 ) (s + 1/T 2 ) Z(s) P(s) K dc
  • 13. EJERCICIO 2.3 Considere el sistema: 4 G(s) = ----------- s(s+2) Diseñe un compensador de adelanto y atraso de fase tal que el nuevo MF sea de al menos 3 0º, la constante de error de velocidad Kv debe asegurar un máximo de 1% de error estacionario y un MG al menos de 10dB. Solucion: 2.4831 (s+16.02) (s+0.285) Gc(s) = ------------------------------------------- (s+38.38) (s+0.007077) ¿Cuál de los 3 tomaría Ud. para implementar un sistema de control?