SlideShare uma empresa Scribd logo
1 de 8
UNIVERSIDAD EXPERIMENTAL POLITÉCNICA
       “ANTONIO JOSÉ DE SUCRE”
VICERRECTORADO LUIS CABALLERO MEJÍAS
          NÚCLEO CHARALLAVE
         CURSO: COMPUTACIÓN I




                     LUIS A. PACHECO 2011247215
                     Prof.(a) GIOCONDA ECHENIQUE




       SEPTIEMBRE, 2012
ARQUITECTURA VON
                          NEUMANN

      Según, Aguayo, P(2004).

En 1945 John Von Neumann, creó un
modelo     computacional    que    se
caracterizo por disponer de una única
memoria principal en la que se
almacenan     los    datos    y   las
instrucciones. A esta memoria se
accede a través de un sistema de
buses único: bus de datos, de
direcciones y de control.
PRINCIPALES LIMITACIONES DE LA ARQUITECTURA
                   VON NEUMANN



1. La limitación de la longitud de las
instrucciones por el bus de datos, que
hace que el microprocesador tenga
que realizar varios accesos a memoria
para buscar instrucciones complejas.




                         2. La limitación de la velocidad de
                         operación a causa del bus único para datos
                         e instrucciones que no deja acceder
                         simultáneamente a unos y otras, lo cual
                         impide superponer ambos tiempos de
                         acceso.
CARACTERÍSTICAS




 Instrucción   que especifica alguna secuencia
particular de actividades en la CPU que modifican
los contenidos de las localizaciones de la
memoria.
ARQUITECTURA HARVARD


Según, Guerrero, J (2010)


Tiene la unidad central de proceso (CPU) conectada a dos
memorias (una con las instrucciones y otra con los datos) por
medio de dos buses diferentes. Una de las memorias contiene
solamente las instrucciones del programa (Memoria de
Programa), y la otra sólo almacena datos (Memoria de Datos).
Ambos buses son totalmente independientes y pueden ser de
distintos anchos. Para un procesador de Set de Instrucciones
Reducido, o RISC (Reduced Instrucción Set Computer), el set de
instrucciones y el bus de memoria de programa pueden
diseñarse de tal manera que todas las instrucciones tengan una
sola posición de memoria de programa de longitud.
CARACTERÍSTICAS GENERALES

Su unidad de control es un sistema
secuencial síncrono que puede ser       Poseen      dos   buses    de
cableado o programable según            direcciones diferentes lo cual
posea un circuito combinacional
                                        complica el sistema físico,
cableado       o        programable,
respectivamente.     Su      circuito
                                        sobre todo si el procesador
combinacional     suele    ser   una    no se coloca en un solo
memoria de instrucciones no volátil     circuito integrado.
EPROM o FLASH que contiene las
direcciones de la memoria de datos
(RAM).


  Reciben      el    nombre      de
  procesadores de un nivel porque       El circuito combinacional
  son capaces de realizar una           de la unidad de control
  operación y tomar una decisión en     debe ser programable para
  función de su resultado en teoría     que el procesador lo sea
  en un solo ciclo del generador de     también.
  impulsos y en la práctica en un
  máximo de dos.
VENTAJAS


El tamaño de las instrucciones no
esta relacionado con el de los
datos, y por lo tanto puede ser       El tiempo de acceso a las
optimizado para que cualquier         instrucciones         puede
instrucción ocupe una sola            superponerse con el de los
posición    de     memoria     de     datos, logrando una mayor
programa, logrando así mayor          velocidad en cada operación
velocidad y menor longitud de
programa.
¡Gracias!

Mais conteúdo relacionado

Mais procurados

Organización y estructura interna del cpu
Organización y estructura interna del cpuOrganización y estructura interna del cpu
Organización y estructura interna del cpu
Isaí Beto Matz Mijes
 
Arquitectura Multiprocesadores
Arquitectura Multiprocesadores Arquitectura Multiprocesadores
Arquitectura Multiprocesadores
JUANR1022
 
GESTION DE PROCESOS Sistemas Operativos
GESTION DE PROCESOS Sistemas OperativosGESTION DE PROCESOS Sistemas Operativos
GESTION DE PROCESOS Sistemas Operativos
adriel91
 
Estructura física y lógica del disco duro
Estructura física y lógica del disco duroEstructura física y lógica del disco duro
Estructura física y lógica del disco duro
gematic
 
Registros de control y estados de la CPU
Registros de control y estados de la CPURegistros de control y estados de la CPU
Registros de control y estados de la CPU
Ivan Porras
 

Mais procurados (20)

Bus de datos, dirección y control
Bus de datos, dirección y controlBus de datos, dirección y control
Bus de datos, dirección y control
 
Organización y estructura interna del cpu
Organización y estructura interna del cpuOrganización y estructura interna del cpu
Organización y estructura interna del cpu
 
Tecnicas de Administracion de Memoria
Tecnicas de Administracion de MemoriaTecnicas de Administracion de Memoria
Tecnicas de Administracion de Memoria
 
REGISTRO DE BANDERAS
REGISTRO DE BANDERASREGISTRO DE BANDERAS
REGISTRO DE BANDERAS
 
Buses de datos oscar andres
Buses de  datos oscar andresBuses de  datos oscar andres
Buses de datos oscar andres
 
Arquitectura Multiprocesadores
Arquitectura Multiprocesadores Arquitectura Multiprocesadores
Arquitectura Multiprocesadores
 
GESTION DE PROCESOS Sistemas Operativos
GESTION DE PROCESOS Sistemas OperativosGESTION DE PROCESOS Sistemas Operativos
GESTION DE PROCESOS Sistemas Operativos
 
PAGINACION Y SEGMENTACION DE MEMORIA
PAGINACION Y SEGMENTACION DE MEMORIAPAGINACION Y SEGMENTACION DE MEMORIA
PAGINACION Y SEGMENTACION DE MEMORIA
 
Ciclo de instrucción
Ciclo de instrucciónCiclo de instrucción
Ciclo de instrucción
 
Arquitectura de Von Neumann
Arquitectura de Von NeumannArquitectura de Von Neumann
Arquitectura de Von Neumann
 
ARQUITECTURA DE UN MICROPROCESADOR
ARQUITECTURA DE UN MICROPROCESADORARQUITECTURA DE UN MICROPROCESADOR
ARQUITECTURA DE UN MICROPROCESADOR
 
Buses, Direccionamiento, Temporizacion
Buses, Direccionamiento, TemporizacionBuses, Direccionamiento, Temporizacion
Buses, Direccionamiento, Temporizacion
 
Administración de memoria
Administración de memoriaAdministración de memoria
Administración de memoria
 
Tema manejo de la entrada
Tema manejo de la entradaTema manejo de la entrada
Tema manejo de la entrada
 
Estructura física y lógica del disco duro
Estructura física y lógica del disco duroEstructura física y lógica del disco duro
Estructura física y lógica del disco duro
 
Modelos de arquitecturas de computadoras
Modelos de arquitecturas de computadorasModelos de arquitecturas de computadoras
Modelos de arquitecturas de computadoras
 
automatas finitos
 automatas finitos automatas finitos
automatas finitos
 
INVESTIGACIÓN DE CHIPSET
INVESTIGACIÓN DE CHIPSET INVESTIGACIÓN DE CHIPSET
INVESTIGACIÓN DE CHIPSET
 
Registros de control y estados de la CPU
Registros de control y estados de la CPURegistros de control y estados de la CPU
Registros de control y estados de la CPU
 
Modelos de arquitecturas de computadoras
Modelos de arquitecturas de computadorasModelos de arquitecturas de computadoras
Modelos de arquitecturas de computadoras
 

Semelhante a Arquitectura harvard

Arquitectura del computador von neumann
Arquitectura del computador von neumannArquitectura del computador von neumann
Arquitectura del computador von neumann
franklin
 
Arquitectura harvar y von neuman2
Arquitectura harvar y von neuman2Arquitectura harvar y von neuman2
Arquitectura harvar y von neuman2
jafp21
 
Arquitecturas del harvard y von noumann edson
Arquitecturas del harvard y von noumann edsonArquitecturas del harvard y von noumann edson
Arquitecturas del harvard y von noumann edson
edsonbeltran03
 
Arquitectura harvard y von neumann
Arquitectura harvard y von neumannArquitectura harvard y von neumann
Arquitectura harvard y von neumann
Siul_G
 
Arquitectura Harvard y Von Hawmann
Arquitectura Harvard y Von HawmannArquitectura Harvard y Von Hawmann
Arquitectura Harvard y Von Hawmann
Siul_G
 
Arquitectura harvard y von neumann carlos jaspe
Arquitectura harvard y von neumann carlos jaspeArquitectura harvard y von neumann carlos jaspe
Arquitectura harvard y von neumann carlos jaspe
Carlos Fabian
 
Arquitectura harvard y von neumann carlos jaspe
Arquitectura harvard y von neumann carlos jaspeArquitectura harvard y von neumann carlos jaspe
Arquitectura harvard y von neumann carlos jaspe
carlos-jaspe
 
Arquitecturas del harvard y von neumann maria
Arquitecturas del harvard y von neumann mariaArquitecturas del harvard y von neumann maria
Arquitecturas del harvard y von neumann maria
mariagrau14
 

Semelhante a Arquitectura harvard (20)

Arquitectura del computador von neumann
Arquitectura del computador von neumannArquitectura del computador von neumann
Arquitectura del computador von neumann
 
Arq teorico05 von neuman-hardvar
Arq teorico05 von neuman-hardvarArq teorico05 von neuman-hardvar
Arq teorico05 von neuman-hardvar
 
Arquitectura harvar y von neuman2
Arquitectura harvar y von neuman2Arquitectura harvar y von neuman2
Arquitectura harvar y von neuman2
 
Arquitecturas del harvard y von noumann edson
Arquitecturas del harvard y von noumann edsonArquitecturas del harvard y von noumann edson
Arquitecturas del harvard y von noumann edson
 
Arquitectura harvard y von neumann
Arquitectura harvard y von neumannArquitectura harvard y von neumann
Arquitectura harvard y von neumann
 
Arquitectura harvard y von neumann
Arquitectura harvard y von neumannArquitectura harvard y von neumann
Arquitectura harvard y von neumann
 
Arquitectura Harvard y Von Hawmann
Arquitectura Harvard y Von HawmannArquitectura Harvard y Von Hawmann
Arquitectura Harvard y Von Hawmann
 
Maria
MariaMaria
Maria
 
Arquitectura harvard y von neumann carlos jaspe
Arquitectura harvard y von neumann carlos jaspeArquitectura harvard y von neumann carlos jaspe
Arquitectura harvard y von neumann carlos jaspe
 
Arquitectura harvard y von neumann carlos jaspe
Arquitectura harvard y von neumann carlos jaspeArquitectura harvard y von neumann carlos jaspe
Arquitectura harvard y von neumann carlos jaspe
 
Arquitecturas del harvard y von neumann maria
Arquitecturas del harvard y von neumann mariaArquitecturas del harvard y von neumann maria
Arquitecturas del harvard y von neumann maria
 
Arquitecturas
ArquitecturasArquitecturas
Arquitecturas
 
CPU
CPUCPU
CPU
 
Arquitectura harvard y de von neumann
Arquitectura harvard y de von neumannArquitectura harvard y de von neumann
Arquitectura harvard y de von neumann
 
Presentación1
Presentación1Presentación1
Presentación1
 
Datasheet
DatasheetDatasheet
Datasheet
 
Daniel
DanielDaniel
Daniel
 
Arquitectura risc
Arquitectura riscArquitectura risc
Arquitectura risc
 
Arquitectura risc
Arquitectura riscArquitectura risc
Arquitectura risc
 
MICROCONTROLADOR
MICROCONTROLADORMICROCONTROLADOR
MICROCONTROLADOR
 

Último

🦄💫4° SEM32 WORD PLANEACIÓN PROYECTOS DARUKEL 23-24.docx
🦄💫4° SEM32 WORD PLANEACIÓN PROYECTOS DARUKEL 23-24.docx🦄💫4° SEM32 WORD PLANEACIÓN PROYECTOS DARUKEL 23-24.docx
🦄💫4° SEM32 WORD PLANEACIÓN PROYECTOS DARUKEL 23-24.docx
EliaHernndez7
 
RESOLUCIÓN VICEMINISTERIAL 00048 - 2024 EVALUACION
RESOLUCIÓN VICEMINISTERIAL 00048 - 2024 EVALUACIONRESOLUCIÓN VICEMINISTERIAL 00048 - 2024 EVALUACION
RESOLUCIÓN VICEMINISTERIAL 00048 - 2024 EVALUACION
amelia poma
 
PROPUESTA COMERCIAL SENA ETAPA 2 ACTIVIDAD 3.pdf
PROPUESTA COMERCIAL SENA ETAPA 2 ACTIVIDAD 3.pdfPROPUESTA COMERCIAL SENA ETAPA 2 ACTIVIDAD 3.pdf
PROPUESTA COMERCIAL SENA ETAPA 2 ACTIVIDAD 3.pdf
EduardoJosVargasCama1
 

Último (20)

🦄💫4° SEM32 WORD PLANEACIÓN PROYECTOS DARUKEL 23-24.docx
🦄💫4° SEM32 WORD PLANEACIÓN PROYECTOS DARUKEL 23-24.docx🦄💫4° SEM32 WORD PLANEACIÓN PROYECTOS DARUKEL 23-24.docx
🦄💫4° SEM32 WORD PLANEACIÓN PROYECTOS DARUKEL 23-24.docx
 
Código Civil de la República Bolivariana de Venezuela
Código Civil de la República Bolivariana de VenezuelaCódigo Civil de la República Bolivariana de Venezuela
Código Civil de la República Bolivariana de Venezuela
 
ACERTIJO LA RUTA DEL MARATÓN OLÍMPICO DEL NÚMERO PI EN PARÍS. Por JAVIER SOL...
ACERTIJO LA RUTA DEL MARATÓN OLÍMPICO DEL NÚMERO PI EN  PARÍS. Por JAVIER SOL...ACERTIJO LA RUTA DEL MARATÓN OLÍMPICO DEL NÚMERO PI EN  PARÍS. Por JAVIER SOL...
ACERTIJO LA RUTA DEL MARATÓN OLÍMPICO DEL NÚMERO PI EN PARÍS. Por JAVIER SOL...
 
Prueba de evaluación Geografía e Historia Comunidad de Madrid 4ºESO
Prueba de evaluación Geografía e Historia Comunidad de Madrid 4ºESOPrueba de evaluación Geografía e Historia Comunidad de Madrid 4ºESO
Prueba de evaluación Geografía e Historia Comunidad de Madrid 4ºESO
 
1ro Programación Anual D.P.C.C planificación anual del área para el desarroll...
1ro Programación Anual D.P.C.C planificación anual del área para el desarroll...1ro Programación Anual D.P.C.C planificación anual del área para el desarroll...
1ro Programación Anual D.P.C.C planificación anual del área para el desarroll...
 
RESOLUCIÓN VICEMINISTERIAL 00048 - 2024 EVALUACION
RESOLUCIÓN VICEMINISTERIAL 00048 - 2024 EVALUACIONRESOLUCIÓN VICEMINISTERIAL 00048 - 2024 EVALUACION
RESOLUCIÓN VICEMINISTERIAL 00048 - 2024 EVALUACION
 
Plan-de-la-Patria-2019-2025- TERCER PLAN SOCIALISTA DE LA NACIÓN.pdf
Plan-de-la-Patria-2019-2025- TERCER PLAN SOCIALISTA DE LA NACIÓN.pdfPlan-de-la-Patria-2019-2025- TERCER PLAN SOCIALISTA DE LA NACIÓN.pdf
Plan-de-la-Patria-2019-2025- TERCER PLAN SOCIALISTA DE LA NACIÓN.pdf
 
Factores que intervienen en la Administración por Valores.pdf
Factores que intervienen en la Administración por Valores.pdfFactores que intervienen en la Administración por Valores.pdf
Factores que intervienen en la Administración por Valores.pdf
 
Tema 11. Dinámica de la hidrosfera 2024
Tema 11.  Dinámica de la hidrosfera 2024Tema 11.  Dinámica de la hidrosfera 2024
Tema 11. Dinámica de la hidrosfera 2024
 
PINTURA DEL RENACIMIENTO EN ESPAÑA (SIGLO XVI).ppt
PINTURA DEL RENACIMIENTO EN ESPAÑA (SIGLO XVI).pptPINTURA DEL RENACIMIENTO EN ESPAÑA (SIGLO XVI).ppt
PINTURA DEL RENACIMIENTO EN ESPAÑA (SIGLO XVI).ppt
 
activ4-bloque4 transversal doctorado.pdf
activ4-bloque4 transversal doctorado.pdfactiv4-bloque4 transversal doctorado.pdf
activ4-bloque4 transversal doctorado.pdf
 
PLAN LECTOR 2024 integrado nivel inicial-miercoles 10.pptx
PLAN LECTOR 2024  integrado nivel inicial-miercoles 10.pptxPLAN LECTOR 2024  integrado nivel inicial-miercoles 10.pptx
PLAN LECTOR 2024 integrado nivel inicial-miercoles 10.pptx
 
Prueba de evaluación Geografía e Historia Comunidad de Madrid 2º de la ESO
Prueba de evaluación Geografía e Historia Comunidad de Madrid 2º de la ESOPrueba de evaluación Geografía e Historia Comunidad de Madrid 2º de la ESO
Prueba de evaluación Geografía e Historia Comunidad de Madrid 2º de la ESO
 
Procedimientos para la planificación en los Centros Educativos tipo V ( multi...
Procedimientos para la planificación en los Centros Educativos tipo V ( multi...Procedimientos para la planificación en los Centros Educativos tipo V ( multi...
Procedimientos para la planificación en los Centros Educativos tipo V ( multi...
 
FICHA PROYECTO COIL- GLOBAL CLASSROOM.docx.pdf
FICHA PROYECTO COIL- GLOBAL CLASSROOM.docx.pdfFICHA PROYECTO COIL- GLOBAL CLASSROOM.docx.pdf
FICHA PROYECTO COIL- GLOBAL CLASSROOM.docx.pdf
 
PROPUESTA COMERCIAL SENA ETAPA 2 ACTIVIDAD 3.pdf
PROPUESTA COMERCIAL SENA ETAPA 2 ACTIVIDAD 3.pdfPROPUESTA COMERCIAL SENA ETAPA 2 ACTIVIDAD 3.pdf
PROPUESTA COMERCIAL SENA ETAPA 2 ACTIVIDAD 3.pdf
 
AEC 2. Aventura en el Antiguo Egipto.pptx
AEC 2. Aventura en el Antiguo Egipto.pptxAEC 2. Aventura en el Antiguo Egipto.pptx
AEC 2. Aventura en el Antiguo Egipto.pptx
 
TRABAJO FINAL TOPOGRAFÍA COMPLETO DE LA UPC
TRABAJO FINAL TOPOGRAFÍA COMPLETO DE LA UPCTRABAJO FINAL TOPOGRAFÍA COMPLETO DE LA UPC
TRABAJO FINAL TOPOGRAFÍA COMPLETO DE LA UPC
 
Power Point E. S.: Los dos testigos.pptx
Power Point E. S.: Los dos testigos.pptxPower Point E. S.: Los dos testigos.pptx
Power Point E. S.: Los dos testigos.pptx
 
Lecciones 06 Esc. Sabática. Los dos testigos
Lecciones 06 Esc. Sabática. Los dos testigosLecciones 06 Esc. Sabática. Los dos testigos
Lecciones 06 Esc. Sabática. Los dos testigos
 

Arquitectura harvard

  • 1. UNIVERSIDAD EXPERIMENTAL POLITÉCNICA “ANTONIO JOSÉ DE SUCRE” VICERRECTORADO LUIS CABALLERO MEJÍAS NÚCLEO CHARALLAVE CURSO: COMPUTACIÓN I LUIS A. PACHECO 2011247215 Prof.(a) GIOCONDA ECHENIQUE SEPTIEMBRE, 2012
  • 2. ARQUITECTURA VON NEUMANN Según, Aguayo, P(2004). En 1945 John Von Neumann, creó un modelo computacional que se caracterizo por disponer de una única memoria principal en la que se almacenan los datos y las instrucciones. A esta memoria se accede a través de un sistema de buses único: bus de datos, de direcciones y de control.
  • 3. PRINCIPALES LIMITACIONES DE LA ARQUITECTURA VON NEUMANN 1. La limitación de la longitud de las instrucciones por el bus de datos, que hace que el microprocesador tenga que realizar varios accesos a memoria para buscar instrucciones complejas. 2. La limitación de la velocidad de operación a causa del bus único para datos e instrucciones que no deja acceder simultáneamente a unos y otras, lo cual impide superponer ambos tiempos de acceso.
  • 4. CARACTERÍSTICAS Instrucción que especifica alguna secuencia particular de actividades en la CPU que modifican los contenidos de las localizaciones de la memoria.
  • 5. ARQUITECTURA HARVARD Según, Guerrero, J (2010) Tiene la unidad central de proceso (CPU) conectada a dos memorias (una con las instrucciones y otra con los datos) por medio de dos buses diferentes. Una de las memorias contiene solamente las instrucciones del programa (Memoria de Programa), y la otra sólo almacena datos (Memoria de Datos). Ambos buses son totalmente independientes y pueden ser de distintos anchos. Para un procesador de Set de Instrucciones Reducido, o RISC (Reduced Instrucción Set Computer), el set de instrucciones y el bus de memoria de programa pueden diseñarse de tal manera que todas las instrucciones tengan una sola posición de memoria de programa de longitud.
  • 6. CARACTERÍSTICAS GENERALES Su unidad de control es un sistema secuencial síncrono que puede ser Poseen dos buses de cableado o programable según direcciones diferentes lo cual posea un circuito combinacional complica el sistema físico, cableado o programable, respectivamente. Su circuito sobre todo si el procesador combinacional suele ser una no se coloca en un solo memoria de instrucciones no volátil circuito integrado. EPROM o FLASH que contiene las direcciones de la memoria de datos (RAM). Reciben el nombre de procesadores de un nivel porque El circuito combinacional son capaces de realizar una de la unidad de control operación y tomar una decisión en debe ser programable para función de su resultado en teoría que el procesador lo sea en un solo ciclo del generador de también. impulsos y en la práctica en un máximo de dos.
  • 7. VENTAJAS El tamaño de las instrucciones no esta relacionado con el de los datos, y por lo tanto puede ser El tiempo de acceso a las optimizado para que cualquier instrucciones puede instrucción ocupe una sola superponerse con el de los posición de memoria de datos, logrando una mayor programa, logrando así mayor velocidad en cada operación velocidad y menor longitud de programa.